HDMI接口超高清图像信号源制造技术

技术编号:12184869 阅读:113 留言:0更新日期:2015-10-08 22:53
HDMI接口超高清图像信号源,输出2路HDMI信号,用于电视机生产线测量电视机的HDMI接口。信号源上电后由ARM将图像内容从SD卡读出并通过FPGA载入到DDR3内存条中,再由FPGA读取DDR3内存条中的图像并输出到FPGA的LVDS端口上,再由LVDS转HDMI芯片转换成HDMI信号并输出到HDMI接口上。

【技术实现步骤摘要】

本技术涉及液晶电视领域中的HDMI接口显示技术,具体涉及一种由ARM将图像内容从SD卡读出并通过FPGA载入到DDR3内存条中,再由FPGA读取DDR3内存条中的图像并输出到HDMI接口上的图像信号发生装置。
技术介绍
在过去十年间,电视技术经历了难以想象的快速发展,模拟显示技术被数字技术所替代,全高清(FHD,1920 X 1080分辨率)电视的理念已深入人心,为用户带来了无与伦比的观赏体验,随着液晶平板电视的全面普及,其屏幕尺寸日益增加,使得像素密度(PPI)不断下降,全高清分辨率无法满足用户更高视听体验要求,超高清(UHD,3840 X 2160),即俗称4K2K电视就逐渐普及起来。2013年HDMI论坛在北京召开了新规范的发布会,正式面向中国发布了 HDMI规范,与上一代1.4b相比,新的HDMI版本顺应目前的市场,大大提升了传输带宽和速率,并且支持更多的新特性,HDMI规范最大支持18Gbps的传输带宽,要远远大于之前的版本,从而实现4K2K 50/60HZ的图像数据传输。由于配置HDMI接口的电视刚刚普及,所对应检测仪器设备还未跟上,因此,急需一种高效可靠的HDMI接口超高清图像信号源,用于电视机生产线测量电视机的HDMI接口。
技术实现思路
本技术旨在提供一种HDMI接口超高清图像信号源装置,用以实现测试电视机的HDMI接口。为了实现上述目的,本技术的基本思路为:由ARM将图像内容从SD卡读出并通过FPGA载入到DDR3内存条中,再由FPGA读取DDR3内存条中的图像并输出到FPGA的LVDS端口上,再由LVDS转HDMI芯片转换成HDMI信号并输出到HDMI接口上。HDMI接口超高清图像信号源,该图像信号源装置包括:ARM模块、FPGA模块、HDMI输出模块、DDR3内存条模块、SD卡模块、OLED模块、KEY模块组成;其特征在于,所述HDMI输出模块的输出端设置有HDMI接口,输入端由所述的FPGA模块控制;所述DDR3内存条模块由所述的FPGA模块控制;所述的FPGA模块由所述的ARM模块控制;所述的SD卡模块由所述的ARM模块控制;所述的OLED模块由所述的ARM模块控制、所述的ARM模块由所述的KEY模块控制。本技术具有如下优点:1、提供2路HDMI接口的超高清图像信号输出,每路HDMI接口最大支持3840 x2160 60Hz ;2、HDMI 输出接口输出的图像格式包括:1080P60Hz、2160P30Hz、YUV4202160P60Hz、RGB444 2160P60Hz ;3, HDMI输出接口输出的音频格式为48K采样率、频率为O?20KHz、正弦波波形;4、HDMI 输出接口支持 HDCPL 4.HDCP2.2 图像加密;5、HDMI输出接口支持EDID校验;6,HDMI输出的图像支持24张由FPGA算法产生的图像和位于SD卡中的BMP图像;【附图说明】此处所说明的附图用来提供对本技术的进一步理解,构成本申请的一部分,并不构成对本技术的不但限定,在附图中:图1为本技术的整体设计结构图。图2为本技术的FPGA模块内部设计结构图。【具体实施方式】应当理解,此处所描述的具体实施仅仅用以解释本专利技术,并不用于限定本专利技术。参见图1所示,本技术提出的新型HDMI接口超高清图像信号源装置,包括ARM模块、FPGA模块、HDMI输出模块、DDR3内存条模块、SD卡模块、OLED模块、KEY模块;上电时由ARM模块将图像内容从SD卡模块中读出并通过FPGA模块载入到DDR3内存条模块中,再由FPGA模块读取DDR3内存条模块中的图像并通过LVDS输出到HDMI模块上,最后由HDMI模块转换成HDMI信号输出到HDMI接口上,上电后ARM模块实时接收KEY模块的KEY命令并控制ARM模块进行HDMI图像格式切换、图像内容切换、输出图像HDCP加密设置以及输出音频频率设置。参见图2所示,本技术提出的新型HDMI接口超高清图像信号源装置的FPGA模块,包括 ArmCtrl 模块、Ddr3Ctrl 模块、IntImageGen 模块、VdoTimeGen 模块、VdoDataGen模块、2个8CH LVDS模块;ArmCtrl模块与图1中ARM模块进行通信,控制图2中其它模块的工作,Ddr3Ctrl模块用于读写图1中DDR3内存条模块,IntImageGen模块用于产生内置图像并通过Ddr3Ctrl模块写到图1的DDR3内存条模块中,VdoTimeGen模块按照ArmCtrl模块提供的视频时序参数输出视频时序信号给VdoDataGen模块,VdoDataGen模块按照VdoTimeGen模块提供的视频时序通过Ddr3Ctrl模块从图1的DDR3内存条模块中读取图像输出给VdoDataGen模块,VdoDataGen将图像数据转换成LVDS信号输出到2个8CH LVDS模块上。【主权项】1.HDMI接口超高清图像信号源,由ARM模块、FPGA模块、HDMI输出模块、DDR3内存条模块、SD卡模块、OLED模块、KEY模块组成;其特征在于,所述HDMI输出模块的输出端设置有HDMI接口,输入端由所述的FPGA模块控制;所述DDR3内存条模块由所述的FPGA模块控制;所述的FPGA模块由所述的ARM模块控制;所述的SD卡模块由所述的ARM模块控制;所述的OLED模块由所述的ARM模块控制、所述的ARM模块由所述的KEY模块控制。2.根据权利要求1所述的HDMI接口超高清图像信号源,其特征在于,FPGA模块输出的LVDS信号经过HDMI模块转换成HDMI信号输出到HDMI接口上。3.根据权利要求1所述的HDMI接口超高清图像信号源,其特征在于,FPGA模块内部由ArmCtrl 模块、Ddr3Ctrl 模块、IntImageGen 模块、VdoTimeGen 模块、VdoDataGen 模块、2 个8CH LVDS模块组成;所述ArmCtrI模块用于与所述的ARM模块通信;所述Ddr3Ctrl模块用于读写所述的DDR3内存条模块;所述VdoTimeGen模块由所述ArmCtrl模块控制产生视频时序信号;所述的VdoDataGen模块由所述的ArmCtrl模块控制,按照所述的VdoTimeGen模块所产生的视频时序信号产生图像数据;所述的VdoDataGen模块输出的视频数据由所述2个8CH LVDS模块输出;所述的IntImageGen模块由所述的ArmCtrl模块控制产生内置图像并写到所述的DDR3内存条模块。4.根据权利要求1所述的HDMI接口超高清图像信号源,其特征在于,由ARM模块实时接收KEY模块的KEY命令并控制ARM模块进行HDMI图像格式切换、图像内容切换、输出图像HDCP加密设置以及输出音频频率设置。【专利摘要】HDMI接口超高清图像信号源,输出2路HDMI信号,用于电视机生产线测量电视机的HDMI接口。信号源上电后由ARM将图像内容从SD卡读出并通过FPGA载入到DDR3内存条中,再由FPGA读取DDR3内存条中的图像并输出到FPGA的LVDS端口上,再由LVDS转HDMI芯片转换成HDMI信号并输出到HDMI接口上。【I本文档来自技高网...

【技术保护点】
HDMI接口超高清图像信号源,由ARM模块、FPGA模块、HDMI输出模块、DDR3内存条模块、SD卡模块、OLED模块、KEY模块组成;其特征在于,所述HDMI输出模块的输出端设置有HDMI接口,输入端由所述的FPGA模块控制;所述DDR3内存条模块由所述的FPGA模块控制;所述的FPGA模块由所述的ARM模块控制;所述的SD卡模块由所述的ARM模块控制;所述的OLED模块由所述的ARM模块控制、所述的ARM模块由所述的KEY模块控制。

【技术特征摘要】

【专利技术属性】
技术研发人员:许伟凤殷乐生
申请(专利权)人:北京阿格思科技有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1