本发明专利技术公开了一种多电源切换电路及具有其的麻醉机,该多电源切换电路包括:电压取样处理模块,源电压取样处理模块与主电源、第一辅助电源和第二辅助电源相连,用于进行电压取样;逻辑处理模块,用于根据主电源取样信号、第一辅助电源取样信号和第二辅助电源取样信号,输出第一逻辑电平信号和第二逻辑电平信号;电平转换模块,用于将第一逻辑电平信号和第二逻辑电平信号转换为与PMOS匹配的转换后匹配信号;PMOS加速驱动模块,用于对转换后匹配信号进行加速驱动;和PMOS开关模块,用于输出供电。本发明专利技术的多电源切换电路能够实现主电源、第一辅助电源和第二辅助电源之间的自动无缝切换,并且具有功耗小的优点。
【技术实现步骤摘要】
本专利技术属于模拟电路
,具体涉及一种多电源切换电路及具有其的麻醉 机。
技术介绍
为防止电网停电造成手术中断,麻醉机等医疗手术设备常使用多组备用电源来提 供可靠保证。多组电源供电系统存在电压差异,不同电源之间的切换时应当保证其不间断。 现有常用的切换方式主要是采用肖特基二极管作为多组电源供电的"或"关系输 出。该方案能够解决多电源不同电压之间的连续切换的问题,但是当系统电源功耗比较大 时,该方案则显出发热严重的弊端,具体地:肖特基二极管导通压降在〇. 35~0. 6V左右,并 且随电流的增大会上升,肖特基二极管功耗等于导通压降与导通电流的乘积,当电流超过 5A时其功耗明显增加、发热严重。因此亟待提出一种功耗小、无缝切换的电源切换电路。
技术实现思路
本专利技术旨在至少在一定程度上解决上述技术问题之一或至少提供一种有用的商 业选择。为此,本专利技术的目的在于提出一种功耗小、无缝切换的多电源切换电路。本专利技术的 另一目的在于提出一种具有多电源切换电路的麻醉机。 根据本专利技术实施例的多电源切换电路,包括:电压取样处理模块,所述源电压取样 处理模块与主电源、第一辅助电源和第二辅助电源相连,用于对所述主电源、第一辅助电源 和第二辅助电源分别进行电压取样,得到主电源取样信号、第一辅助电源取样信号和第二 辅助电源取样信号;逻辑处理模块,所述逻辑处理模块与所述电压取样处理模块相连,用于 根据所述主电源取样信号、第一辅助电源取样信号和第二辅助电源取样信号,输出第一逻 辑电平信号和第二逻辑电平信号;电平转换模块,所述电平转换模块与所述逻辑处理模块 相连,用于将所述第一逻辑电平信号和所述第二逻辑电平信号转换为与PM0S匹配的转换 后匹配信号;PM0S加速驱动模块,所述PM0S加速驱动模块与所述电平转换模块相连,用于 对所述转换后匹配信号进行加速驱动;和PM0S开关模块,所述PM0S开关模块与所述PM0S 加速驱动模块相连,用于输出供电。 由上可知,本专利技术实施例的多电源切换电路,能够实现主电源、第一辅助电源和第 二辅助电源之间的自动无缝切换,至少具有如下优点:(1)采用纯模拟电路实现避免死机, 程序跑飞等问题;(2)通流能力强,功耗很小;(3)特殊的PM0S驱动电路很好的解决PM0S 的高压驱动和开启瞬间的电流冲击问题;(4)可灵活设置切换电压值;(5)完全解决多电源 之间的连续切换(6 )解决多电源不平衡电压之间的倒流问题。 在本专利技术的一个实施例中,所述逻辑处理电路模块包括:第一与非门(U1),所述 第一与非门(U1)的一个输入端与所述主电源取样信号相连,另一个输入端与工作电压VDD 相连;第二与非门(U2),所述第二与非门(U2)的一个输入端与所述第一辅助电源取样信号 相连,另一个输入端与所述工作电压VDD相连;第三与非门(U3),所述第三与非门(U3)的 一个输入端与所述第二辅助电源取样信号相连,另一个输入端与所述第二与非门(U)的输 出端相连;第四与非门(U4),所述第四与非门(U4)的一个输入端与所述第一与非门(U1) 的输出端相连,另一个输入端与所述第一辅助电源取样信号相连;第五与非门(U5),所述 第五与非门(U5)的一个输入端与所述工作电压VDD相连,另一个输入端与所述第三与非门 (U3)的输出端相连;第六与非门(U6),所述第六与非门(U6)的一个输入端与所述第一与非 门(U1)的输出端相连,另一个输入端与所述第五与非门(U5)的输出端相连;第七与非门 (U7),所述第七与非门(U7)的一个输入端与所述工作电压VDD相连,另一个输入端与所述 第四与非门(U4)的输出端相连,所述第七与非门(U7)的输出端输出第一逻辑信号;和第八 与非门(U8),所述第八与非门(U8)的一个输入端与所述工作电压VDD相连,另一个输入端 与所述第六与非门(U6)的输出端相连,所述第八与非门(U8)的输出端输出第二逻辑信号。 在本专利技术的一个实施例中,所述电平转换模块包括:第一三极管(Q18),所述第 一三极管(Q18)的基极经过第一电阻(R19)连接至所述第一逻辑电平信号,所述第一三极 管(Q18)的集极经过第二电阻(R12)连接至低压差线性稳压电源VCC_LD0,所述第一三极管 (Q18)的射极接地;第二三极管(Q19),所述第二三极管(Q19)的基极经过第三电阻(R22) 连接至所述第二逻辑电平信号,所述第二三极管(Q19)的集极经过第四电阻(R17)连接至 低压差线性稳压电源VCC_LD0,所述第二三极管(Q19)的射极接地;第三三极管(Q15),所述 第三三极管(Q15)的基极连接至所述第一三极管(Q18)的集极,所述第三三极管(Q15)的 集极经过第五电阻(R6)连接至所述PM0S加速驱动模块,所述第三三极管(Q15)的射极接 地;和第四三极管(Q16),所述第四三极管(Q16)的基极连接至所述第二三极管(Q19)的集 极,所述第四三极管(Q16)的集极经过第六电阻(R14)连接至所述PM0S加速驱动模块,所 述第四三极管(Q16)的射极接地。 在本专利技术的一个实施例中,所述PM0S加速驱动模块包括:第五三极管(Q3),所述 第五三极管(Q3)的基极经过所述第五电阻(R6)连接至所述第三三极管(Q15)的集极,所 述第五三极管(Q3)的集极经过第七电阻(R01)连接至所述第五三极管(Q3)的基极,所述 第五三极管(Q3)的射极经过第八电阻(R8)接地;和第六三极管(Q11),所述第六三极管 (Q11)的基极经过所述第六电阻(R14)连接至所述第四三极管(Q16)的集极,所述第六三极 管(Q11)的集极经过第九电阻(R03)连接至所述第六三极管(Q11)的基极,所述第六三极 管(Q11)的射极经过第十电阻(R21)接地。 在本专利技术的一个实施例中,所述PM0S开关模块包括:第一PM0S管(Q2),所述第一 PM0S管(Q2)的漏极连接至所述第一辅助电源,所述第一PM0S管(Q2)的栅极相连至所述 第五三极管(Q3)的射极,所述第一PM0S管(Q2)的源极经过第十一电阻(R4)连接至所述 第五三极管(Q3)的集极;第二PM0S管(Q4),所述第二PM0S管(Q4)的漏极连接至所述第 一辅助电源,所述第二PM0S管(Q4)的栅极相连至所述第五三极管(Q3)的射极,所述第二 PM0S管(Q4)的源极经过第i^一电阻(R4)连接至所述第五三极管(Q3)的集极;第三PM0S 管(Q5),所述第三PM0S管(Q5)的漏极连接至所述主电源,所述第三PM0S管(Q5)的栅极相 连至所述第五三极管(Q3)的射极并且所述第三PM0S管(Q5)的栅极经过第十二电阻(R02) 连接至所述第五三极管(Q3)的集极,所述第三PM0S管(Q5)的源极经过第十一电阻(R4) 连接至所述第五三极管(Q3)的集极;第四PM0S管(Q6),所述第四PM0S管(Q6)的漏极连 接至所述主电源,所述第四PM0S管(Q6)的栅极相连至所述第五三极管(Q3)的射极,所述 第四PMOS管(Q6)的源极经过第十一电阻(R4)连接至所述第五三极管(Q3)的集极;第五PM0S管(Q10),所述第五PM0S管(Q10)的漏极连接至所述第二辅助电源,所述第五PM本文档来自技高网...
【技术保护点】
一种多电源切换电路,其特征在于,包括:电压取样处理模块,所述源电压取样处理模块与主电源、第一辅助电源和第二辅助电源相连,用于对所述主电源、第一辅助电源和第二辅助电源分别进行电压取样,得到主电源取样信号、第一辅助电源取样信号和第二辅助电源取样信号;逻辑处理模块,所述逻辑处理模块与所述电压取样处理模块相连,用于根据所述主电源取样信号、第一辅助电源取样信号和第二辅助电源取样信号,输出第一逻辑电平信号和第二逻辑电平信号;电平转换模块,所述电平转换模块与所述逻辑处理模块相连,用于将所述第一逻辑电平信号和所述第二逻辑电平信号转换为与PMOS匹配的转换后匹配信号;PMOS加速驱动模块,所述PMOS加速驱动模块与所述电平转换模块相连,用于对所述转换后匹配信号进行加速驱动;和PMOS开关模块,所述PMOS开关模块与所述PMOS加速驱动模块相连,用于输出供电。
【技术特征摘要】
【专利技术属性】
技术研发人员:聂培军,
申请(专利权)人:北京谊安医疗系统股份有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。