一种基于脉冲放大触发电路的低噪音倍频器制造技术

技术编号:11900753 阅读:108 留言:0更新日期:2015-08-19 12:44
本发明专利技术公开了一种基于脉冲放大触发电路的低噪音倍频器,其由缓冲电路,与缓冲电路相连接的压控振荡电路,与压控振荡电路相连接的微波电路,与微波电路相连接的控制电路,以及与控制电路相连接的锁相环电路组成;其特征在于:在微波电路和锁相环电路之间还串接有脉冲放大触发电路;本发明专利技术通过脉冲放大触发电路的作用,可以避免本发明专利技术产生错误触发信号,使倍频器所输出的信号更加稳定,进而使本发明专利技术的噪音更低,适用的范围更广。

【技术实现步骤摘要】

本专利技术涉及电子领域,具体是指一种基于脉冲放大触发电路的低噪音倍频器
技术介绍
倍频器是使输出信号频率等于输入信号频率整数倍的电路。随着电子技术的不断发展,倍频器应用越来越广泛,如发射机采用倍频器后可使主振器振荡在较低频率,以提高频率稳定度;调频设备用倍频器来增大频率偏移;在相位键控通信机中,倍频器是载波恢复电路的一个重要组成单元。然而目前使用的倍频器在工作中容易产生错误触发信号,使倍频器所输出的信号不稳定,从而导致倍频器噪音过大,在要求倍频噪声较小的设备中则无法使用。
技术实现思路
本专利技术的目的在于克服目前的倍频器噪音过大的缺陷,提供一种基于脉冲放大触发电路的低噪音倍频器。本专利技术的目的用以下技术方案实现:一种基于脉冲放大触发电路的低噪音倍频器,其包括缓冲电路,与缓冲电路相连接的压控振荡电路,与压控振荡电路相连接的微波电路,与微波电路相连接的控制电路,与控制电路相连接的锁相环电路,为了达到本专利技术的目的,本专利技术在微波电路和锁相环电路之间还串接有脉冲放大触发电路。进一步的,所述的脉冲放大触发电路由放大芯片U1,或非门Al,触发芯片U2,串接在放大芯片Ul的D管脚和SD管脚之间的电阻R11,P极与放大芯片Ul的⑶管脚相连接、N极则经极性电容C13后与触发芯片U2的IN管脚相连接的二极管D6,一端与或非门Al的输出端相连接、另一端则与触发芯片U2的CON管脚相连接的电阻R12,以及负极分别与触发芯片U2的HOLD管脚和CAP管脚相连接、正极接地的极性电容C14组成;所述放大芯片Ul的CLK管脚与微波电路相连接、其Q2管脚则与或非门Al的负极相连接、其Ql管脚则与或非门Al的正极相连接;所述或非门Al的负极与二极管D6的N极相连接;所述触发芯片U2的REF管脚接地、其OUT管脚则与锁相环电路相连接。所述的锁相环电路由三极管VT3,三极管VT4,三极管VT5,正极与控制电路相连接、负极与三极管VT3的基极相连接的极性电容ClO,一端与三极管VT3的集电极相连接、另一端经电阻R4和电阻R5后与三极管VT3的集电极相连接的电阻R6,负极经电阻R8和电阻R7后与三极管VT4的集电极相连接、正极与三极管VT3的发射极相连接的极性电容C11,以及负极经电阻RlO和电阻R9后与其正极相连接的极性电容C12组成;所述三极管VT5的集电极与极性电容C12的负极相连接、发射极与三极管VT4的发射极相连接、基极与极性电容Cll的负极相连接,三极管VT4的基极与极性电容C12的正极相连接、发射极与三极管VT3的集电极相连接,三极管VT3的集电极分别与触发芯片U2的OUT管脚以及控制电路相连接,电阻R4和电阻R5的连接点与极性电容ClO的负极相连接,电阻RlO和电阻R9的连接点与电阻R8和电阻R7的连接点以及电阻R6和电阻R4的连接点相连接;所述电阻RlO和电阻R9的连接点和三极管VT5的发射有一起作为该锁相环电路的输出端。所述的缓冲电路包括极性电容Cl,极性电容C2,电感LI,电感L2 ;所述极性电容Cl的负极经电感LI和电感L2后与压控振荡电路相连接、正极与压控振荡电路相连接,极性电容C2的负极与电感LI和电感L2的连接点相连接、正极与极性电容Cl的正极相连接;所述极性电容Cl的正极和其负极一起作为该缓冲电路的输入端。所述的压控振荡电路由振荡芯片U,正极经电阻R2和电阻Rl后与振荡芯片U的VCC管脚相连接、负极接地的极性电容C3,正极分别与振荡芯片U的VCC管脚以及微波电路相连接、负极接地的极性电容C5,正极与振荡芯片U的OUT管脚相连接、负极与微波电路相连接的极性电容C6,以及正极与振荡芯片U的CONT管脚相连接、负极接地的极性电容C4组成;所述振荡芯片U的DISCH管脚经电感L2后与极性电容C2的负极相连接、其RESET管脚贝IJ与其VCC管脚相连接、VCC管脚与外部电源相连接、GND管脚接地、TRIG管脚则与极性电容Cl的正极相连接、其THRES管脚与其TRIG管脚相连接。所述的微波电路由二极管Dl,二极管D2,二极管D3,极性电容C7,极性电容C8,极性电容C9组成;二极管D2的P极与极性电容C6的负极相连接、其N极与控制电路相连接,二极管Dl的P极与极性电容C5的正极相连接、其N极则顺次经极性电容C8和二极管D3以及极性电容C7后与极性电容C5的正极相连接,极性电容C9的负极同时与极性电容C5的正极以及控制电路相连接、正极同时与极性电容CS和二极管D3的连接点以及控制电路相连接;所述极性电容C8和二极管D3的连接点还与放大芯片Ul的CLK管脚相连接。所述的控制电路由三极管VTl,三极管VT2,P极分别与极性电容C9的负极以及极性电容ClO的正极相连接、N极与三极管VTl的基极相连接的稳压二极管D4,一端与稳压二极管D4的P极相连接、另一端与三极管VTl的发射极相连接的电阻R3,以及P极与三极管VTl的集电极相连接、N极与极性电容C9的正极相连接的二极管D5组成;所述三极管VTl的发射极与三极管VT2的基极相连接、其基极与二极管D2的N极相连接,三极管VT2的集电极接地、发射极同时与极性电容C9的正极以及三极管VT3的集电极相连接。为了更好的实施本专利技术,所述的放大芯片Ul优选为74LS74集成电路,而触发芯片U2则优选为LF398集成电路,振荡芯片U优选为NE555集成电路来实现。本专利技术与现有技术相比,具有以下优点及有益效果:(I)本专利技术设置有锁相环电路,其能锁定信号的频率范围,避免因频率波动而造成信号不稳定的现像。(2)本专利技术通过脉冲放大触发电路的作用,可以避免本专利技术产生错误触发信号,使倍频器所输出的信号更加稳定。(2)本专利技术噪音低,使倍频器的应用范围更广。【附图说明】图1为本专利技术的整体结构示意图。图2为本专利技术的脉冲放大触发电路结构示意图。【具体实施方式】下面结合具体实施例对本专利技术作进一步地详细说明,但本专利技术的实施方式不限于此。实施例如图1所示,本专利技术包括缓冲电路,与缓冲电路相连接的压控振荡电路,与压控振荡电路相连接的微波电路,与微波电路相连接的控制电路,与控制电路相连接的锁相环电路,为了实现本专利技术的目的,本专利技术在微波电路和锁相环电路之间还串接有脉冲放大触发电路。其中,脉冲放大触发电路为本专利技术的重点所在,如图2所示,其由放大芯片U1,或非门Al,触发芯片U2,电阻RlI,电阻R12,极性电容C13以及极性电容C14,二极管D6组成。其中,电阻Rll串接在放大芯片Ul的D管脚和SD管脚之间,二极管D6的P极与放大芯片Ul的⑶管脚相连接、其N极则经极性电容C13后与触发芯片U2的IN管脚相连接,电阻R12的一端与或非门Al的输出端相连接、其另一端则与触发芯片U2的CON管脚相连接,极性电容C14的负极分别与触发芯片U2的HOLD管脚和CAP管脚相连接、正极接地。所述放大芯片Ul的CLK管脚与微波电路相连接、其Q2管脚则与或非门Al的负极相连接、其Ql管脚则与或非门Al的正极相连接。所述或非门Al的负极与二极管D6的N极相连接。所述触发芯片U2的REF管脚接地、其OUT管脚则与锁相环电路相连接。当脉冲输入进来后,经放大芯片Ul的放大处理后再由触发芯片U2进行触发,该极性电容C14为高次滤波电容,其可以防止本文档来自技高网...

【技术保护点】
一种基于脉冲放大触发电路的低噪音倍频器,其由缓冲电路,与缓冲电路相连接的压控振荡电路,与压控振荡电路相连接的微波电路,与微波电路相连接的控制电路,以及与控制电路相连接的锁相环电路组成;其特征在于:在微波电路和锁相环电路之间还串接有脉冲放大触发电路;所述的脉冲放大触发电路由放大芯片U1,或非门A1,触发芯片U2,串接在放大芯片U1的D管脚和SD管脚之间的电阻R11,P极与放大芯片U1的CD管脚相连接、N极则经极性电容C13后与触发芯片U2的IN管脚相连接的二极管D6,一端与或非门A1的输出端相连接、另一端则与触发芯片U2的CON管脚相连接的电阻R12,以及负极分别与触发芯片U2的HOLD管脚和CAP管脚相连接、正极接地的极性电容C14组成;所述放大芯片U1的CLK管脚与微波电路相连接、其Q2管脚则与或非门A1的负极相连接、其Q1管脚则与或非门A1的正极相连接;所述或非门A1的负极与二极管D6的N极相连接;所述触发芯片U2的REF管脚接地、其OUT管脚则与锁相环电路相连接。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:周云扬
申请(专利权)人:成都冠深科技有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1