一种数字收音机芯片制造技术

技术编号:11892740 阅读:91 留言:0更新日期:2015-08-14 23:36
本实用新型专利技术公开一种数字收音机芯片,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出;本实用新型专利技术针对一些中低端收音机应用产品,提出一种简便的数字收音机芯片,其具有兼容性,可替换RDA5807芯片,无需外围MCU去控制,都可实现选台和音量调节控制,电子电路简单合理,大大简化电路结构,有效降低了生产成本,提高产品的市场竞争力,值得进行推广应用。

【技术实现步骤摘要】

本技术涉及数字收音机的
,特别涉及一种数字收音机芯片
技术介绍
现市面上很多数字收音机芯片,虽然具有高灵敏度,低功耗,小体积等优点,但需要组合MCU才能运行工作,同时也增加了成本,现在市场上经典的RDA5807芯片,在电路应用上必须配合MCU输出I2C总线信号去控制,才能进行选台、音量升降的操作,操作不便,电路复杂,需要额外增加MCU,产品的生产成本较高,不利于提高产品的竞争力。因此,如何实现一种电路结构简单合理,无需组合外围MCU控制,简化电路结构,操作方便,有效降低生产成本,提高产品竞争力的数字收音机芯片是业内亟待解决的技术冋题。
技术实现思路
本技术的主要目的是提供一种数字收音机芯片,旨在实现一种电路结构简单合理,无需组合外围MCU控制,简化电路结构,操作方便,有效降低生产成本,提高产品竞争力的数字收音机芯片。本技术提出一种数字收音机芯片,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出;IC芯片的10脚是VDD供电并与滤波电容C6连接,滤波电容C6两端依次连接有开关SW1、电池BAT,IC芯片的9脚与作为参考时钟的晶振电路Yl连接,IC芯片的6脚接低电平时,IC芯片的7脚、8脚与MCU连接,使用IIC总线方式进行调台控制,当IC芯片的6脚接高电平时,IC芯片内的CPU处于硬件模式,IC芯片的7脚、8脚、15脚、16脚可直接输出模拟控制信号,IC芯片的15脚连接有按键SI, 16脚连接有按键S2,7脚连接有按键S3,8脚连接有按键S4,按键S1、S2、S3、S4设置成音量升降按键、上下级选台控制按键;芯片内设有由电容Cl和电阻Rl组成的复位电路,复位电路与IC芯片的I脚连接,当开关SWl闭合时,通电瞬间,电容Cl由于电压不能突变,而两端的电压逐渐增大,由此复位电路相当于短路,而IC芯片的I脚为低电平,CPU进入复位状态,电容Cl、电阻Rl经过IC芯片的10脚进行充电并形成充电回路,当电容Cl饱和后,IC芯片的I脚为高电平,CPU可成功复位。本技术针对一些中低端收音机应用产品,提出一种简便的数字收音机芯片,其具有兼容性,可替换RDA5807芯片,无需外围MCU去控制,都可实现选台和音量调节控制,电子电路简单合理,大大简化电路结构,有效降低了生产成本,提高产品的市场竞争力,值得进行推广应用。【附图说明】图1为本技术一种数字收音机芯片的一实施例的电子电路结构示意图。本技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。【具体实施方式】应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。参照图1,提出本技术的一种数字收音机芯片的一实施例,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出。IC芯片的10脚是VDD供电并与滤波电容C6连接,滤波电容C6两端依次连接有开关SWl、电池BAT。IC芯片的9脚与作为参考时钟的晶振电路Yl连接。IC芯片的6脚接低电平时,IC芯片的7脚、8脚与MCU连接,使用IIC总线方式进行调台控制,当IC芯片的6脚接高电平时,IC芯片内的CPU处于硬件模式,IC芯片的7脚、8脚、15脚、16脚可直接输出模拟控制信号,IC芯片的15脚连接有按键SI, 16脚连接有按键S2,7脚连接有按键S3,8脚连接有按键S4,按键S1、S2、S3、S4设置成音量升降按键、上下级选台控制按键。芯片内设有由电容Cl和电阻Rl组成的复位电路,复位电路与IC芯片的I脚连接,当开关SWl闭合时,通电瞬间,电容Cl由于电压不能突变,而两端的电压逐渐增大,由此复位电路相当于短路,而IC芯片的I脚为低电平,CPU进入复位状态,电容Cl、电阻Rl经过IC芯片的10脚进行充电并形成充电回路,当电容Cl饱和后,IC芯片的I脚为高电平,CPU可成功复位。本技术针对一些中低端收音机应用产品,提出一种简便的数字收音机芯片,其具有兼容性,可替换RDA5807芯片,无需外围MCU去控制,都可实现选台和音量调节控制,电子电路简单合理,大大简化电路结构,有效降低了生产成本,提高产品的市场竞争力,值得进行推广应用。以上所述仅为本技术的优选实施例,并非因此限制本技术的专利范围,凡是利用本技术说明书及附图内容所作的等效结构变换,或直接或间接运用在其他相关的
,均同理包括在本技术的专利保护范围内。【主权项】1.一种数字收音机芯片,其特征在于,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出;IC芯片的10脚是VDD供电并与滤波电容C6连接,滤波电容C6两端依次连接有开关SW1、电池BAT,IC芯片的9脚与作为参考时钟的晶振电路Yl连接,IC芯片的6脚接低电平时,IC芯片的7脚、8脚与MCU连接,使用IIC总线方式进行调台控制,当IC芯片的6脚接高电平时,IC芯片内的CPU处于硬件模式,IC芯片的7脚、8脚、15脚、16脚可直接输出模拟控制信号,IC芯片的15脚连接有按键SI,16脚连接有按键S2,7脚连接有按键S3,8脚连接有按键S4,按键S1、S2、S3、S4设置成音量升降按键、上下级选台控制按键;芯片内设有由电容Cl和电阻Rl组成的复位电路,复位电路与IC芯片的I脚连接,当开关SWl闭合时,通电瞬间,电容Cl由于电压不能突变,而两端的电压逐渐增大,由此复位电路相当于短路,而IC芯片的I脚为低电平,CPU进入复位状态,电容Cl、电阻Rl经过IC芯片的10脚进行充电并形成充电回路,当电容Cl饱和后,IC芯片的I脚为高电平,CPU可成功复位。【专利摘要】本技术公开一种数字收音机芯片,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出;本技术针对一些中低端收音机应用产品,提出一种简便的数字收音机芯片,其具有兼容性,可替换RDA5807芯片,无需外围MCU去控制,都可实现选台和音量调节控制,电子电路简单合理,大大简化电路结构,有效降低了生产成本,提高产品的市场竞争力,值得进行推广应用。【IPC分类】H04B1-16, H04H40-18【公开号】CN204559555【申请号】CN201520125331【专利技术人】田畴, 甄景围 【申请人】广东金莱特电器股份有限公司【公开日】2015年8月12日【申请日】2015年3月4日本文档来自技高网
...

【技术保护点】
一种数字收音机芯片,其特征在于,芯片与可接收电台信号的ANT天线连接,芯片内依次设有电容C2、IC芯片,电台信号经过ANT天线经过电容C2进入IC芯片,IC芯片内部进行镜像抑制变频处理、数字低中频调谐处理、A/D转换处理得出音频信号并经IC芯片的12脚、13脚进行输出;IC芯片的10脚是VDD供电并与滤波电容C6连接,滤波电容C6两端依次连接有开关SW1、电池BAT, IC芯片的9脚与作为参考时钟的晶振电路Y1连接,IC芯片的6脚接低电平时,IC芯片的7脚、8脚与MCU连接,使用IIC总线方式进行调台控制,当IC芯片的6脚接高电平时,IC芯片内的CPU处于硬件模式,IC芯片的7脚、8脚、15脚、16脚可直接输出模拟控制信号, IC芯片的15脚连接有按键S1,16脚连接有按键S2,7脚连接有按键S3,8脚连接有按键S4,按键S1、S2、S3、S4设置成音量升降按键、上下级选台控制按键;芯片内设有由电容C1和电阻R1组成的复位电路,复位电路与IC芯片的1脚连接,当开关SW1闭合时,通电瞬间,电容C1由于电压不能突变,而两端的电压逐渐增大,由此复位电路相当于短路,而IC芯片的1脚为低电平,CPU进入复位状态,电容C1、电阻R1经过IC芯片的10脚进行充电并形成充电回路,当电容C1饱和后,IC芯片的1脚为高电平,CPU可成功复位。...

【技术特征摘要】

【专利技术属性】
技术研发人员:田畴甄景围
申请(专利权)人:广东金莱特电器股份有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1