公开了一种栅极驱动电路及包括栅极驱动电路的显示装置。栅极驱动电路包括:上拉控制部分,响应于之前级之一的进位信号,向第一节点施加之前级之一的进位信号;上拉部分,输出时钟信号作为第N栅极输出信号;进位部分,输出时钟信号作为第N进位信号;第一下拉部分,将第一节点处的信号下拉至第二断开电压;第二下拉部分,将第N栅极输出信号下拉至第一断开电压;反相部分,基于时钟信号和第二断开电压产生反相信号以将反相信号输出给反相节点;以及复位部分,向反相节点输出复位信号。
【技术实现步骤摘要】
本专利技术构思的示例实施例涉及一种栅极驱动电路及包括栅极驱动电路的显示装置。
技术介绍
通常,液晶显示(IXD)装置包括:包括像素电极的第一基板、包括公共电极的第二基板和位于第一基板与第二基板之间的液晶层。由施加至像素电极和公共电极的电压产生电场。通过调节电场的强度,可以调节穿过液晶层的光的透射率,从而可以显示期望的图像。通常,显示装置包括显示面板和面板驱动器。显示面板包括多条栅极线和多条数据线。面板驱动器包括向栅极线提供栅极信号的栅极驱动器和向数据线提供数据电压的数据驱动器。当静态图像被输入时,显示面板会以低频率被驱动,以降低功耗。栅极驱动器可以包括栅极驱动电路,栅极驱动电路包括多个开关元件。开关元件可以包括薄膜晶体管(TFT)。栅极驱动电路可以被设计为使显示面板以高频率被驱动。因此,当显示面板以低频率被驱动时,栅极驱动电路的节点中的某些节点可能具有浮置状态,这会降低栅极驱动电路的可靠性。
技术实现思路
本专利技术构思的示例实施例的方面针对一种可以降低显示装置的功耗和/或改善栅极驱动电路的可靠性的栅极驱动电路。本专利技术构思的示例实施例的方面针对一种包括栅极驱动电路的显示装置。根据本专利技术的示例实施例,一种栅极驱动电路包括:上拉控制部分,所述上拉控制部分被配置为向第一节点施加之前级之一的进位信号;上拉部分,所述上拉部分被配置为响应于施加到所述第一节点的信号,输出时钟信号作为第N栅极输出信号;进位部分,所述进位部分被配置为响应于施加到所述第一节点的信号,输出所述时钟信号作为第N进位信号;第一下拉部分,所述第一下拉部分被配置为响应于之后级之一的进位信号,将所述第一节点处的信号下拉至第二断开电压;第二下拉部分,所述第二下拉部分被配置为响应于所述之后级之一的进位信号,将所述第N栅极输出信号下拉至第一断开电压;反相部分,所述反相部分被配置为基于所述时钟信号和所述第二断开电压产生反相信号以将所述反相信号输出给反相节点;以及复位部分,所述复位部分被配置为向所述反相节点输出复位信号,其中N是正整数。当输入图像数据表示视频图像时,所述复位信号可以具有低电平;并且当所述输入图像数据表示静态图像时,所述复位信号可以周期性地从所述低电平升高至高电平。所述复位信号可以被共同施加到所述栅极驱动电路的所有级。当所述输入图像数据表示所述视频图像时,显示面板可以具有第一驱动频率;当所述输入图像数据表示所述静态图像时,所述显示面板具有小于所述第一驱动频率的第二驱动频率,并且所述复位信号的频率等于或者大于所述第二驱动频率且等于或者小于所述第一驱动频率。所述复位部分可以包括复位晶体管,并且所述复位晶体管可以包括共同联接至被施加以所述复位信号的复位端子的控制电极和输入电极以及联接至所述反相节点的输出电极。所述栅极驱动电路可以进一步包括第一保持部分,所述第一保持部分被配置为响应于被施加到所述反相节点的所述反相信号以及所述复位信号,将所述第一节点处的信号下拉至所述第二断开电压,所述第一保持部分可以包括相互串联的第一保持晶体管和第二保持晶体管,所述第一保持晶体管可以包括联接至所述反相节点的控制电极、联接至所述第一节点的输入电极以及联接至所述第二保持晶体管的输入电极的输出电极,并且所述第二保持晶体管可以包括联接至所述反相节点的控制电极、联接至所述第一保持晶体管的输出电极的输入电极以及被施加以所述第二断开电压的输出电极。所述栅极驱动电路可以进一步包括第二保持部分,所述第二保持部分被配置为响应于所述反相信号和所述复位信号,将所述第N栅极输出信号下拉至所述第一断开电压,所述第二保持部分可以包括第三保持晶体管,并且所述第三保持晶体管可以包括联接至所述反相节点的控制电极、联接至输出所述第N栅极输出信号的端子的输入电极以及被施加以所述第一断开电压的输出电极。所述栅极驱动电路可以进一步包括第三保持部分,所述第三保持部分被配置为响应于所述反相信号和所述复位信号,将所述第N进位信号下拉至所述第二断开电压;所述第三保持部分可以包括第四保持晶体管,并且所述第四保持晶体管可以包括联接至所述反相节点的控制电极、联接至输出所述第N进位信号的端子的输入电极以及被施加以所述第二断开电压的输出电极。所述反相部分可以包括:相互串联的第一反相晶体管和第三反相晶体管,以及相互串联的第二反相晶体管和第四反相晶体管。所述第一反相晶体管可以包括共同被施加以所述时钟信号的控制电极和输入电极以及联接至第四节点的输出电极;所述第二反相晶体管可以包括联接至所述第四节点的控制电极,被施加以所述时钟信号的输入电极以及联接至所述反相节点的输出电极;所述第三反相晶体管可以包括联接至输出所述第N进位信号的端子的控制电极、联接至所述第四节点的输入电极以及被施加以所述第二断开电压的输出电极;并且所述第四反相晶体管可以包括联接至输出所述第N进位信号的端子的控制电极、联接至所述反相节点的输入电极以及被施加以所述第二断开电压的输出电极。所述反相信号在所述时钟信号具有高电平时可以具有高电平,所述反相信号在所述时钟信号具有低电平时可以具有低电平,并且所述反相信号在所述第N进位信号具有高电平时可以具有所述低电平。所述栅极驱动电路可以进一步包括进位下拉部分,所述进位下拉部分被配置为响应于之后级之一的进位信号,将所述第N进位信号下拉至所述第二断开电压。根据本专利技术的示例实施例,一种栅极驱动电路可以包括上拉控制部分,所述上拉控制部分被配置为向第一节点施加之前级之一的进位信号;上拉部分,所述上拉部分被配置为响应于施加到所述第一节点的信号,输出时钟信号作为第N栅极输出信号;进位部分,所述进位部分被配置为响应于施加到所述第一节点的信号,输出所述时钟信号作为第N进位信号;第一下拉部分,所述第一下拉部分被配置为响应于之后级之一的进位信号,将所述第一节点处的信号下拉至第二断开电压;第二下拉部分,所述第二下拉部分被配置为响应于所述之后级之一的进位信号,将所述第N栅极输出信号下拉至第一断开电压;反相部分,所述反相部分被配置为基于所述时钟信号和所述第二断开电压产生反相信号以将所述反相信号输出给反相节点;其中当所述输入图像数据表示视频图像时,所述时钟信号在高电平和低电平之间摆动,其中当所述输入图像数据表示静态图像时,所述时钟信号针对扫描时段在所述高电平和所述低电平之间摆动,并且所述时钟信号针对非扫描时段维持第一低电平且周期性地从所述第一低电平降低至第二低电平,并且其中N为正整数。 所述第一低电平可以为所述第一断开电压,且所述第二低电平可以为所述第二断开电压。所述第一低电平可以为所述第二断开电压,且所述第二低电平可以为小于所述第二断开电压的第三断开电压。当所述输入图像数据表示所述视频图像时,显示面板可以具有第一频率的驱动频率;当所述输入图像数据表示所述静态图像时,所述显示面板可以具有小于所述第一频率的第二频率的驱动频率,并且在所述非扫描时段所述时钟信号降低至所述第二低电平的频率可以等于或者大于所述第二频率并且等于或者小于所述第一频率。根据本专利技术的示例实施例,一种显示装置包括:显示面板,所述显示面板被配置为显示图像;数据驱动电路,所述数据驱动电路被配置为向所述显示面板施加数据电压;以及栅极驱动电路,所述栅极驱动电路被配置为向所述显示面板施加栅极输出本文档来自技高网...
【技术保护点】
一种栅极驱动电路包括:上拉控制部分,所述上拉控制部分被配置为向第一节点施加之前级之一的进位信号;上拉部分,所述上拉部分被配置为响应于施加到所述第一节点的信号,输出时钟信号作为第N栅极输出信号;进位部分,所述进位部分被配置为响应于施加到所述第一节点的信号,输出所述时钟信号作为第N进位信号;第一下拉部分,所述第一下拉部分被配置为响应于之后级之一的进位信号,将所述第一节点处的信号下拉至第二断开电压;第二下拉部分,所述第二下拉部分被配置为响应于所述之后级之一的进位信号,将所述第N栅极输出信号下拉至第一断开电压;反相部分,所述反相部分被配置为基于所述时钟信号和所述第二断开电压产生反相信号以将所述反相信号输出给反相节点;以及复位部分,所述复位部分被配置为向所述反相节点输出复位信号,其中N是正整数。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:林栽瑾,金智善,申暻周,蔡钟哲,金钟熙,
申请(专利权)人:三星显示有限公司,
类型:发明
国别省市:韩国;KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。