【技术实现步骤摘要】
本专利技术涉及一种QFN封装结构,尤其涉及一种功率器件的QFN封装结构。技术背景随着电子电路设计趋于高度集成,对器件的封装体积要求也随之提高,传统的纽扣式封装、SMA/SMB/SMC等贴片式封装双面半导体器件逐渐无法满足高端电路设计PCB版的布图需要,更扁平、更小型的封装形式需求急迫,四周无引脚扁平式封装(QFN)为目前最为合适的芯片级封装形式,但该封装技术目前主要应用于集成电路封装,但固体放电管这样的功率器件无法适用,由于双面半导体器件在导电胶溢料时很容易与芯片形成短路。有些厂家针对这一问题做出了探讨,将半导体芯片做了边角损伤处理,通过溢流槽来处理溢出导电胶,但还存在着加工复杂,尤其是对半导体芯片形成了一定的伤害,而且成品率不高,导电胶可能逃逸出溢流槽外溢而引起的短路故障难以完全杜绝的不足之处。
技术实现思路
本专利技术克服了现有技术中的缺点,提供了一种功率器件的QFN封装结构。为了解决上述技术问题,本专利技术是通过以下技术方案实现的:一种功率器件的QFN封装结构,包括双面半导体芯片、框架、第一引脚和第二引脚,所述第一引脚、第二引脚分别通过导线与双面半导体芯片电连接,所述双面半导体芯片和框架通过导电胶粘合,所述双面半导体芯片边缘对应的框架位置表面上向内按序设有绝缘胶槽和直角梯形溢胶槽,所述绝缘胶槽内涂满绝缘胶,所述直角梯形溢胶槽用于收集双面半导体芯片和框架压溢出的导电胶和绝缘胶。作为优选,所述绝缘胶槽外围边距离双面半导体芯片边缘70~120μm,所述绝缘胶槽槽宽30~50μm,槽深20~30μm, ...
【技术保护点】
一种功率器件的QFN封装结构,包括双面半导体芯片、框架、第一引脚和第二引脚,所述第一引脚、第二引脚分别通过导线与双面半导体芯片电连接,所述双面半导体芯片和框架通过导电胶粘合,其特征在于,所述双面半导体芯片边缘对应的框架位置表面上向内按序设有绝缘胶槽和直角梯形溢胶槽,所述绝缘胶槽内涂满绝缘胶,所述直角梯形溢胶槽用于收集双面半导体芯片和框架压溢出的导电胶和绝缘胶。
【技术特征摘要】
1.一种功率器件的QFN封装结构,包括双面半导体芯片、框架、第一引脚和第二引脚,所述第一引脚、第二引脚分别通过导线与双面半导体芯片电连接,所述双面半导体芯片和框架通过导电胶粘合,其特征在于,所述双面半导体芯片边缘对应的框架位置表面上向内按序设有绝缘胶槽和直角梯形溢胶槽,所述绝缘胶槽内涂满绝缘胶,所述直角梯形溢胶槽用于收集双面半导体芯片和框架压溢出的导电胶和绝缘胶。
2.根据权利要求1所述的一种功率器件的QFN封装结构,其特征在...
【专利技术属性】
技术研发人员:卢涛,张小平,
申请(专利权)人:江苏晟芯微电子有限公司,
类型:发明
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。