本发明专利技术公开了一种占空比校准电路,包括:信号选择电路,环形振荡电路以及双向计数电路,其中:信号选择电路,输入第一时钟信号,输出第二时钟信号;环形振荡电路,输入所述第二时钟信号,输出第三时钟信号和第四时钟信号;双向计数电路,输入第二、第三、第四时钟信号,输出控制信号至信号选择电路。本发明专利技术的占空比校准电路的占用面积较现有技术小,无需使用电容和积分器,校准时间大大降低。
【技术实现步骤摘要】
占空比校准电路
本专利技术涉及集成电路制造领域,特别涉及一种占空比校准电路。
技术介绍
随着集成电路工艺的不断发展,芯片的工作速度持续提高,工作速度的提高意味着更苛刻的时序精度,因此,对系统时钟性能的要求也在不断的提高。时钟的占空比是时钟性能中一个比较重要的性能指标。占空比(DutyCycle)通常指在一串理想的脉冲周期序列中,正脉冲的持续时间与脉冲周期的比值。如:占空比为50%则意味着高电平时钟周期的宽度等于低电平时钟周期的宽度。就目前而言,50%的占空比对数据的传输较有利,也是系统稳定工作的必要条件之一。例如:对于双倍速率同步动态随机存储器(DDR-SDRAN,DoubleDateSynchronousDynamicRandomAccessMemory)而言,其是一个时钟周期内传输两次数据,即在时钟的上升沿和下降沿各传输一次数据,因此,时钟占空比达到50%就显得尤为重要。在实际应用场合中,由于需要较高的频率和严格的同步,系统时钟一般通过时钟数据恢复电路(CDR,ClockandDateRecovery),锁相环(PLL,Phase-LockLoop)或延迟锁相环(DLL,Delay-LockedLoop)来产生。由于电路设计本身产生的失配和芯片制造过程中工艺与仿真模型的偏差,经倍率、同步后产生的时钟往往不能保证50%的占空比。此外,即使产生的时钟占空比为严格的50%,在之后的时钟信号的传输过程中,由于传输链路中存在的系统及工艺偏差,占空比也会发生失调,且在频率较高的情况下,占空比的失调甚至可以使得时钟信号不能正常翻转,因此导致严重的时序错误。故除了对PLL,DLL产生的系统时钟的占空比进行调整外,也需要对输入时钟的占空比进行调整。占空比校准电路广泛应用于需要50%占空比的数字模拟电路中,这些电路需要同时用到输入时钟的上升沿和下降沿,例如DDR-SDRAM,Half-rateCDR,DLL和PLL等。通常占空比校准电路分为数字占空比校准和模拟占空比校准两类。数字占空比校准电路存在校准范围小的问题。模拟占空比校准电路通常需要积分器和大电容,存在面积大和校准时间长的问题。如图1所示,现有的占空比校准电路,CKin为输入信号,Ckout为经过调整后的信号。具体地,现有的占空比校准电路通过环形振荡器RO(RingOScillator)和电荷泵CP2对电容C2充放电,产生代表50%脉宽的参考电压Vref。输入信号CKin经过脉宽调整电路100后得到调整后的信号CKout,该信号CKout被另一电荷泵CP1与电容C1检测脉宽,并与参考电压Vref比较。如果Ckout的脉宽小于50%,则延长电容C1充电时间,使电容C1一端的电压VC升高至电压VC>参考电压Vref,从而使电容C3上的控制电压升高,进而调整脉宽调整电路100,使信号CKout的脉宽增加,如此反复检测、反馈、调整直至信号CKout的脉宽为50%,该模拟的方式需要用到三个电容C1、C2、C3,面积较大,且校准需要用到积分器,校准时间较长。
技术实现思路
本专利技术提供一种占空比校准电路,以解决现有技术中占空比校准电路面积大、校准时间长的问题。为解决上述技术问题,本专利技术提供一种占空比校准电路,包括:信号选择电路,环形振荡电路以及双向计数电路,其中:信号选择电路,输入第一时钟信号,输出第二时钟信号;环形振荡电路,输入所述第二时钟信号,输出第三时钟信号和第四时钟信号;双向计数电路,输入第二、第三、第四时钟信号,输出控制信号至信号选择电路。作为优选,所述信号选择电路包括多路模拟开关、延时单元和第一与门;其中,所述多路模拟开关,用于选择第一时钟信号的极性,输出占空比大于50%的第一时钟信号;延时单元,输入占空比大于50%的第一时钟信号,输出延迟信号;第一与门,一输入端输入占空比大于50%的第一时钟信号,另一输入端输入延迟信号,输出第二时钟信号。作为优选,所述延时单元采用可调延时单元。作为优选,所述信号选择电路还包括累加器,所述累加器的一输入端连接至双向计数电路的输出端,另一输入端输入所述第二时钟信号,所述累加器的输出端连接至延时单元的输入端。作为优选,所述第一时钟信号分两路,一路直接输入到所述多路模拟开关的输入端,另一路通过反相器反相后输入到所述多路模拟开关的输入端。作为优选,所述环形振荡电路包括:第一振荡电路和第二振荡电路,其中,第一振荡电路,输入第二时钟信号,输出第三时钟信号;第二振荡电路,输入第二时钟信号,输出第四时钟信号。作为优选,所述第一振荡电路包括第二与门和与所述第二与门串接的若干反相器,所述第二与门的一输入端输入第二时钟信号,另一输入端与第一振荡电路的输出端连接。作为优选,所述第二振荡电路包括第三与门和与所述第三与门串接的若干第三反相器,所述第三与门的一输入端反相接收第二时钟信号,另一输入端与第二振荡电路的输出端连接。作为优选,所述双向计数电路包括:或门和双向计数器,所述或门的输入端接收第三、第四时钟信号,输出第五时钟信号,所述双向计数器接收第五时钟信号和第二时钟信号,输出控制信号。作为优选,所述第二时钟信号为高电平时,所述双向计数器为加法器;所述第二时钟信号为低电平时,所述双向计数器为减法器。作为优选,所述占空比校准电路的校准时间=abs(第一时钟信号占空比-50%)×Tin/(2×Trosc),其中,Tin是第一时钟信号的时钟周期,Trosc是环形振荡电路的时钟周期。与现有技术相比,本专利技术的占空比校准电路,包括:信号选择电路,环形振荡电路以及双向计数电路,其中:信号选择电路,输入第一时钟信号,输出第二时钟信号;环形振荡电路,输入所述第二时钟信号,输出第三时钟信号和第四时钟信号;双向计数电路,输入第二、第三、第四时钟信号,输出控制信号至信号选择电路。本专利技术的占空比校准电路基于环形振荡电路和双向计数电路,无需使用电容,占用面积较现有的占空比校准电路小,无需使用积分器,校准时间大大降低。附图说明图1为现有的占空比校准电路图;图2为本专利技术一具体实施方式中占空比校准电路图;图3为本专利技术一具体实施方式中占空比校准电路的一种工作时序图。具体实施方式为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图对本专利技术的具体实施方式做详细的说明。需说明的是,本专利技术附图均采用简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的。如图2所示,本专利技术提供一种占空比校准电路,包括:信号选择电路1,环形振荡电路2以及双向计数电路3。其中:所述信号选择电路1的输出端与所述环形振荡电路2的输入端连接,用于输入第一时钟信号CKin,输出第二时钟信号CKout;所述环形振荡电路2,输入所述第二时钟信号CKout,输出第三时钟信号B和第四时钟信号C;双向计数电路3,输入第二、第三、第四时钟信号CKout、B、C,输出控制信号D至信号选择电路1。具体地,所述信号选择电路1包括多路模拟开关(MUX)11、延时单元12、第一与门13以及累加器(ACC)14。所述多路模拟开关11用于选择第一时钟信号CKin的极性,输出占空比大于50%的第一时钟信号CKin。具体地,所述第一时钟信号CKin分两路,一路直接输入到所述多路模拟开关11的输入端,另一路通过第一反相器4本文档来自技高网...
【技术保护点】
一种占空比校准电路,其特征在于,包括:信号选择电路,环形振荡电路以及双向计数电路,其中:信号选择电路,输入第一时钟信号,输出第二时钟信号;环形振荡电路,输入所述第二时钟信号,输出第三时钟信号和第四时钟信号;双向计数电路,输入第二、第三、第四时钟信号,输出控制信号至信号选择电路。
【技术特征摘要】
1.一种占空比校准电路,其特征在于,包括:信号选择电路,环形振荡电路以及双向计数电路,其中:信号选择电路,输入第一时钟信号,输出第二时钟信号;环形振荡电路,输入所述第二时钟信号,输出第三时钟信号和第四时钟信号;双向计数电路,输入第二、第三、第四时钟信号,输出控制信号至信号选择电路;所述双向计数电路包括:或门和双向计数器,所述或门的输入端接收第三、第四时钟信号,输出第五时钟信号,所述双向计数器接收第五时钟信号和第二时钟信号,输出控制信号。2.如权利要求1所述的占空比校准电路,其特征在于,所述信号选择电路包括多路模拟开关、延时单元和第一与门;其中,所述多路模拟开关,用于选择第一时钟信号的极性,输出占空比大于50%的第一时钟信号;延时单元,输入占空比大于50%的第一时钟信号,输出延迟信号;第一与门,一输入端输入占空比大于50%的第一时钟信号,另一输入端输入延迟信号,输出第二时钟信号。3.如权利要求2所述的占空比校准电路,其特征在于,所述延时单元采用可调延时单元。4.如权利要求2所述的占空比校准电路,其特征在于,所述信号选择电路还包括累加器,所述累加器的一输入端连接至双向计数电路的输出端,另一输入端输入所述第二时钟信号,所述累加器的输出端连接至延时单元的输入端。5.如权利要求2所述的占空比校准电路,...
【专利技术属性】
技术研发人员:陈丹凤,
申请(专利权)人:上海华虹宏力半导体制造有限公司,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。