一种密码电路,用以对一电子芯片设置电路密码,所述密码电路包括至少两跳线单元,每一跳线单元包括一底座及一跳帽,每一底座包括一第一引脚、一第二引脚及一第三引脚,每一第一引脚用以连接一电源的输出端,每一第二引脚连接所述电子芯片,每一第三引脚接地,每一跳帽用以连通对应底座的第一引脚与第二引脚或连通对应底座的第二引脚与第三引脚,从而使对应的跳线单元的第二引脚输出一高电平信号或低电平信号至所述电子芯片,所述至少两跳线单元的第二引脚输出的高低电平信号组成所述电子芯片的电路密码。
【技术实现步骤摘要】
本专利技术涉及一种密码电路,特别是指一种BIOS (Basic Input/Output System,基 本输入输出系统)密码电路。
技术介绍
为了保证计算机的安全,用户通常会对计算机的BIOS设置系统密码来防止未授 权的用户更改计算机的信息。然而,现在已经有很多解码器可以破译该BIOS系统密码。这 对计算机的安全造成了很大的隐患。因此,在设置系统密码的基础上设置一个密码电路是 很有必要的。
技术实现思路
鉴于以上内容,有必要提供一种能够保证计算机安全的密码电路。 一种密码电路,用以对一电子芯片设置电路密码,所述密码电路包括至少两跳线 单元,每一跳线单元包括一底座及一跳帽,每一底座包括一第一引脚、一第二引脚及一第三 引脚,每一第一引脚用以连接一电源的输出端,每一第二引脚连接所述电子芯片,每一第三 引脚接地,每一跳帽用以连通对应底座的第一引脚与第二引脚或连通对应底座的第二引脚 与第三引脚,从而使对应的跳线单元的第二引脚输出一高电平信号或低电平信号至所述电 子芯片,所述至少两跳线单元的第二引脚输出的高低电平信号组成所述电子芯片的电路密 码。 -种密码电路,用以对一电子芯片设置电路密码,包括有电源电路及跳线单元,所 述跳线单元包括有底座及跳帽,所述底座包括有第一引脚、第二引脚及第三引脚,所述第一 引脚连接所述电源电路的输出端,所述第二引脚连接所述电子芯片,所述第三引脚接地,所 述跳帽用以连通所述第一引脚与所述第二引脚或连通所述第二引脚与所述第三引脚,从而 使所述第二引脚输出一高电平信号或一低电平信号至所述电子芯片,所述第二引脚输出的 高低电平信号组成所述电子芯片的电路密码。 与现有技术相比,在上述密码电路中,所述至少两跳线单元的第二引脚输出的高 低电平信号组成所述电子芯片的电路密码,只有当所述跳帽连接正确的引脚时,第二引脚 才能输出正确的电路密码至所述电子芯片。只有当电子芯片接收到正确的电路密码之后才 能允许进入电子芯片系统进行系统密码更改。这样,进一步保证了计算机系统的安全。【附图说明】 图1是本专利技术密码电路的一较佳实施例的连接框图。 图2是本专利技术密码电路的一较佳实施例的电路图。 主要元件符号说明【主权项】1. 一种密码电路,用以对一电子芯片设置电路密码,其特征在于:所述密码电路包括 至少两跳线单元,每一跳线单元包括一底座及一跳帽,每一底座包括一第一引脚、一第二引 脚及一第三引脚,每一第一引脚用以连接一电源的输出端,每一第二引脚连接所述电子芯 片,每一第三引脚接地,每一跳帽用以连通对应底座的第一引脚与第二引脚或连通对应底 座的第二引脚与第三引脚,从而使对应的跳线单元的第二引脚输出一高电平信号或低电平 信号至所述电子芯片,所述至少两跳线单元的第二引脚输出的高低电平信号组成所述电子 芯片的电路密码。2. 如权利要求1所述的密码电路,其特征在于:每一底座的第一引脚连接一上拉电阻。3. 如权利要求1所述的密码电路,其特征在于:当每一跳帽连通所述底座的第一引脚 与所述第二引脚时,对应的第二引脚输出高电平信号,当每一跳帽连通所述底座的第三引 脚与所述第二引脚时,对应的第二引脚输出低电平信号。4. 如权利要求1所述的密码电路,其特征在于:所述高低电平信号组成一组数字密码 信号。5. 如权利要求1所述的密码电路,其特征在于:所述电子芯片为BIOS芯片。6. -种密码电路,用以对一电子芯片设置电路密码,包括有电源电路,其特征在于:所 述密码电路还包括有跳线单元,所述跳线单元包括有底座及跳帽,所述底座包括有第一引 脚、第二引脚及第三引脚,所述第一引脚连接所述电源电路的输出端,所述第二引脚连接所 述电子芯片,所述第三引脚接地,所述跳帽用以连通所述第一引脚与第二引脚或连通所述 第二引脚与第三引脚,从而使所述第二引脚输出一高电平信号或低电平信号至所述电子芯 片,所述第二引脚输出的高低电平信号组成所述电子芯片的电路密码。7. 如权利要求6所述的密码电路,其特征在于:所述第一引脚通过一上拉电阻连接所 述电源电路的输出端。8. 如权利要求6所述的密码电路,其特征在于:当所述跳帽连通所述第一引脚与所述 第二引脚时,所述第二引脚输出高电平信号,当所述跳帽连通所述第三引脚与所述第二引 脚时,所述第二引脚输出低电平信号。9. 如权利要求6所述的密码电路,其特征在于:所述高低电平信号组成一组数字密码 信号。10. 如权利要求6所述的密码电路,其特征在于:所述电子芯片为BIOS芯片。【专利摘要】一种密码电路,用以对一电子芯片设置电路密码,所述密码电路包括至少两跳线单元,每一跳线单元包括一底座及一跳帽,每一底座包括一第一引脚、一第二引脚及一第三引脚,每一第一引脚用以连接一电源的输出端,每一第二引脚连接所述电子芯片,每一第三引脚接地,每一跳帽用以连通对应底座的第一引脚与第二引脚或连通对应底座的第二引脚与第三引脚,从而使对应的跳线单元的第二引脚输出一高电平信号或低电平信号至所述电子芯片,所述至少两跳线单元的第二引脚输出的高低电平信号组成所述电子芯片的电路密码。【IPC分类】G06F21-72【公开号】CN104751078【申请号】CN201310734638【专利技术人】闵捷, 陈俊生 【申请人】鸿富锦精密工业(武汉)有限公司, 鸿海精密工业股份有限公司【公开日】2015年7月1日【申请日】2013年12月27日本文档来自技高网...
【技术保护点】
一种密码电路,用以对一电子芯片设置电路密码,其特征在于:所述密码电路包括至少两跳线单元,每一跳线单元包括一底座及一跳帽,每一底座包括一第一引脚、一第二引脚及一第三引脚,每一第一引脚用以连接一电源的输出端,每一第二引脚连接所述电子芯片,每一第三引脚接地,每一跳帽用以连通对应底座的第一引脚与第二引脚或连通对应底座的第二引脚与第三引脚,从而使对应的跳线单元的第二引脚输出一高电平信号或低电平信号至所述电子芯片,所述至少两跳线单元的第二引脚输出的高低电平信号组成所述电子芯片的电路密码。
【技术特征摘要】
【专利技术属性】
技术研发人员:闵捷,陈俊生,
申请(专利权)人:鸿富锦精密工业武汉有限公司,鸿海精密工业股份有限公司,
类型:发明
国别省市:湖北;42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。