一种低压差线性稳压器,包括:NMOS调整管,配置为适于调整所述低压差线性稳压器的输出电压;控制电路,与所述NMOS调整管的栅极耦接,配置为适于控制所述NMOS调整管的导通;升压电路,配置为适于向所述控制电路输出供电电压;钳位电路,与所述升压电路耦接,配置为适于向升压电路输入钳位电压。所述方案通过对升压电路的输入端和输出端进行钳位控制,可以使控制电路使用低压器件实现,从而降低了器件成本。
【技术实现步骤摘要】
本专利技术属于电子电路
,尤其涉及一种低压差线性稳压器。
技术介绍
低压差线性稳压器(Low Drop-Out,LDO)具有广泛的应用。相较于采用PMOS管作为调整管的低压差线性稳压器,采用NMOS管作为调整管的低压差线性稳压器由于其输出端是低阻抗节点,所以输出阻抗比较小且受负载波动影响小,因此稳定性好。同时,如果将PMOS管作为调整管,用来实现低压差线性稳压器的大电流输出,那么调整管所占用的面积会较大,而影响到整个低压差线性稳压器芯片的布设。为了使NMOS管导通,NMOS管的栅极端的电位至少要比源极端的电位高一个开启电压阈值。如果要求的负载电流较大,压降幅度较小,那么就必须另外增加升压电路,以提高NMOS的栅极电位。但是现有的低压差线性稳压器中所增加的升压电路难以以较低的成本保证耐压可靠性。
技术实现思路
本专利技术实施例解决的问题是如何兼顾低压差线性稳压器的耐压可靠性与成本。为解决上述问题,本专利技术实施例提供一种低压差线性稳压器,其中,包括:NMOS调整管,配置为适于调整所述低压差线性稳压器的输出电压;控制电路,与所述NMOS调整管的栅极耦接,配置为适于控制所述NMOS调整管的导通;升压电路,配置为适于向所述控制电路输出供电电压;钳位电路,与所述升压电路耦接,配置为适于向升压电路输入钳位电压。可选的,所述钳位电路包括第一放大单元、第一反馈单元和控制单元;其中,所述第一放大单元的第一输入端耦接第一参考电压源,第二输入端耦接所述第一反馈单元的第一输出端,输出端耦接所述控制单元的控制端;所述控制单元耦接于供电电源以及所述升压电路之间;所述第一反馈单元的输入端耦接所述控制单元的输出端,第二输出端接地。可选的,所述第一放大单元为误差放大器。可选的,所述第一反馈单元包括第一采样电阻和第二采样电阻;其中,所述第一采样电阻的第一端形成所述第一反馈单元的输入端;所述第一采样电阻的第二端形成所述第一反馈单元的第一输出端,并耦接所述第二采样电阻的第一端;所述第二采样电阻的第二端形成所述第一反馈单元的第二输出端。可选的,所述控制单元为PMOS管或NMOS管。可选的,所述控制电路包括第二放大单元和第二反馈单元;其中,所述第二放大单元的第一输入端耦接第二参考电压源,第二输入端耦接所述第二反馈单元的第一输出端,输出端耦接所述NMOS调整管的栅极;所述第二反馈单元的输入端耦接所述NMOS调整管的源级,第二输出端接地。可选的,所述第二放大单元为误差放大器。可选的,所述第二反馈单元包括第三采样电阻和第四采样电阻;其中,所述第三采样电阻的第一端形成所述第二反馈单元的输入端;所述第三采样电阻的第二端形成所述第二反馈单元的第一输出端,并耦接所述第四采样电阻的第一端;所述第四采样电阻的第二端形成所述第二反馈单元的第二输出端。可选的,所述升压电路为电荷泵。可选的,还包括滤波电容;所述滤波电容的第一端耦接所述NMOS调整管的源级,第二端接地。可选的,所述钳位电压大于等于3V,且小于等于3.2V。与现有技术相比,本专利技术实施例的技术方案具有以下优点:通过对升压电路的输入端和输出端进行钳位控制,可以使控制电路使用低压器件实现,从而降低了器件成本。附图说明图1是本专利技术实施例中一种低压差线性稳压器的结构示意图;图2是本专利技术实施例中一种低压差线性稳压器的结构示意图;图3是本专利技术实施例低压差线性稳压器中供电电路的结构示意图。具体实施方式低压差线性稳压器中,控制电路中放大单元的输入端分别耦接参考电压源以及反馈单元。放大单元通常可以选用误差放大器。误差放大器通过比较参考电压和从反馈单元得到的采样电压,控制所连接的调整管的压降,以使输出电压稳定。经研究发现,如果低压差线性稳压器的负载电流较大,即流经调整管的输出电流较大时,调整管的栅极电压会被相应抬高,为此需要在输入供电电源和误差放大器之间增加升压电路,例如,可以采用电荷泵为误差放大器提供经升压的电压作为供电电压。电荷泵一般有1倍升压、1.5倍升压和2倍升压的输出方式。其中,用1倍升压并不能达到提高误差放大器输出电压,以调整管栅极电压的效果。由于低压差线性稳压器的输入电源电压一般在2.7V到5.5V之间,因此用1.5倍升压和2倍升压得到的最高电压会分别达到8.25V和11V。在这两种情况下,由于电荷泵的输出电压较大,如果误差放大器中使用低压器件,那么误差放大器由于耐压问题会影响其可靠性;而如果在误差放大器中使用高压器件,又会直接增加芯片成本。本专利技术实施例通过对升压电路的输出端进行钳位控制,从而可以使控制电路通过低压器件实现,从而降低了低压差线性稳压器的成本,同时也能达到对调整管相同的驱动效果,从而实现低压差线性稳压器的大电流输出。为使本专利技术的上述目的、特征和优点能够更为明显易懂,下面结合附图对本专利技术的具体实施例做详细的说明。如图1所示,本专利技术实施例中的一种低压差线性稳压器包括如下部分:NMOS调整管1,配置为适于调整所述低压差线性稳压器的输出电压;控制电路2,与所述NMOS调整管1的栅极耦接,配置为适于控制所述NMOS调整管1的导通;升压电路3,配置为适于向所述控制电路2输出供电电压;钳位电路4,与所述升压电路3耦接,配置为适于向升压电路3输入钳位电压在具体实施中,可以采用多种方式实现上述的钳位电路4。例如,参考图1和图2,所述钳位电路4可以包括第一放大单元41、第一反馈单元43和控制单元42;其中,所述第一放大单元41的第一输入端耦接第一参考电压源Vref1,第二输入端耦接所述第一反馈单元43的第一输出端,输出端耦接所述控制单元42的控制端;所述控制单元42耦接于供电电源Vdd以及所述升压电路3之间;所述第一反馈单元43的输入端耦接所述控制单元42的输出端A,第二输出端接地。在具体实施中,可以采用多种方式实现上述的第一比较放大单元311,例如:如图2所示,可以采用误差放大器作为所述第一放大单元41。在本专利技术实施例中,作为第一放大单元41的误差放大器的反相输入端耦接第一参考电压源Vref1,同相输入端耦接第一反馈单元43的第一输出端,获取反馈电压,并由输入供电电源Vdd供电,对第一参考电压源Vref1和反馈电压的误差进行信号放大。误差放大器的输出端耦接于控制单元42的控制端,通过输出经过调整的误差放大信号调整控制单元42,进而将控制单元42的输出稳定于预本文档来自技高网...
【技术保护点】
一种低压差线性稳压器,其特征在于,包括:NMOS调整管,配置为适于调整所述低压差线性稳压器的输出电压;控制电路,与所述NMOS调整管的栅极耦接,配置为适于控制所述NMOS调整管的导通;升压电路,配置为适于向所述控制电路输出供电电压;钳位电路,与所述升压电路耦接,配置为适于向升压电路输入钳位电压。
【技术特征摘要】
1.一种低压差线性稳压器,其特征在于,包括:
NMOS调整管,配置为适于调整所述低压差线性稳压器的输出电压;
控制电路,与所述NMOS调整管的栅极耦接,配置为适于控制所述NMOS
调整管的导通;
升压电路,配置为适于向所述控制电路输出供电电压;
钳位电路,与所述升压电路耦接,配置为适于向升压电路输入钳位电压。
2.如权利要求1所述的低压差线性稳压器,其特征在于,所述钳位电路包括
第一放大单元、第一反馈单元和控制单元;其中,
所述第一放大单元的第一输入端耦接第一参考电压源,第二输入端耦接所
述第一反馈单元的第一输出端,输出端耦接所述控制单元的控制端;
所述控制单元耦接于供电电源以及所述升压电路之间;
所述第一反馈单元的输入端耦接所述控制单元的输出端,第二输出端接地。
3.如权利要求2所述的低压差线性稳压器,其特征在于,所述第一放大单元
为误差放大器。
4.如权利要求2所述的低压差线性稳压器,其特征在于,所述第一反馈单元
包括第一采样电阻和第二采样电阻;其中,
所述第一采样电阻的第一端形成所述第一反馈单元的输入端;所述第一采
样电阻的第二端形成所述第一反馈单元的第一输出端,并耦接所述第二采
样电阻的第一端;
所述第二采样电阻的第二端形成所述第一反馈单元的第二输出端。
5.如权利要求2所述的低压差线性稳压...
【专利技术属性】
技术研发人员:刘程斌,
申请(专利权)人:展讯通信上海有限公司,
类型:发明
国别省市:上海;31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。