动态逻辑电路、栅极驱动电路、显示面板及显示装置制造方法及图纸

技术编号:11424784 阅读:145 留言:0更新日期:2015-05-07 03:45
本发明专利技术公开了一种动态逻辑电路、栅极驱动电路、显示面板及显示装置,包括移位寄存单元和扫描信号生成单元,将移位寄存单元设置为动态逻辑的移位寄存单元,移位寄存单元只包括两个反相器、一个时钟反相器和一电容,相较于现有的逻辑电路的移位寄存单元,本发明专利技术提供的技术方案,有效的减小了移位寄存单元的电路元器件,即相对现有移位寄存单元减少了一反相器,相当于减少了两个晶体管,进而减小了动态逻辑电路的占用面积,使得整个栅极驱动电路减少了大量的晶体管,满足显示装置的窄边框要求。

【技术实现步骤摘要】
动态逻辑电路、栅极驱动电路、显示面板及显示装置
本专利技术涉及显示
,更为具体的说,涉及一种动态逻辑电路、栅极驱动电路、显示面板及显示装置。
技术介绍
现今,显示装置主要包括LCD(LiquidCrystalDisplay,液晶显示)显示装置和OLED(OrganicLight-EmittingDiode,有机电激光显示)显示装置,而两种显示装置均包括有栅极驱动电路,其中,栅极驱动电路包括沿一方向设置的多级逻辑电路。结合图1a和1b所示,图1a为现有的一种OLED显示装置的逻辑电路结构示意图,图1b为图1a提供的逻辑电路的时序图,其中,包括移位寄存单元100、扫描信号生成单元200和第一缓冲单元300和第二缓冲单元400,移位寄存单元100包括有第一反相器101、第二反相器102、第一时钟反相器103和第二时钟反相器104,移位寄存单元100通过第一时钟信号CK1的控制和输入信号IN的时序,以输出具有时序的“高高低”电平信号,且移位寄存单元100输出信号NEXT作为下一级逻辑电路中第一时钟反相器的输入信号。而移位寄存单元100同时将“高高低”信号传输至扫描信号生成单元200的与非门的一输入端中,并根据第二时钟信号CK2的时序“低高低”,扫描信号生成单元200输出相应的“高低高”,而后通过第一缓冲单元300提高信号的驱动能力,以输出扫描SCAN;另外,移位寄存单元100同时将“高高低”信号传输至第二缓冲单元400的输入端,通过第二缓冲单元400提高信号的驱动能力,以为OLED显示装置提供控制发光信号EMIT。现有的逻辑电路为结构复杂,器件繁多,占用面积大,不符合显示装置的窄边框的要求。
技术实现思路
有鉴于此,本专利技术提供了一种动态逻辑电路、栅极驱动电路、显示面板及显示装置,通过动态逻辑以实现信号的输出,减小电路的占用面积,以满足显示装置的窄边框的要求。为实现上述目的,本专利技术提供的技术方案如下:一种动态逻辑电路,包括移位寄存单元和扫描信号生成单元,所述移位寄存单元包括:第一反相器、时钟反相器和存储电容,所述时钟反相器的输入端连接至触发信号,所述时钟反相器的第一控制端连接至第一控制信号,所述时钟反相器的第二控制端连接至第二控制信号,所述时钟反相器的输出端连接至所述存储电容的第一极板和所述第一反相器的输入端,所述存储电容的第二极板连接至高电位信号,所述第一反相器的输出端连接至所述扫描信号生成单元,其中,所述第一控制信号和所述第二控制信号互为反信号。相应的,本专利技术还提供了一种栅极驱动电路,包括沿第一方向设置的第一级动态逻辑电路至第N级动态逻辑电路,所述动态逻辑电路为上述的动态逻辑电路;其中,沿所述第一方向的前一级动态逻辑电路的第一反相器的输出端,连接至后一级动态逻辑电路的时钟反相器的输入端,N为不小于2的整数。相应的,本专利技术还提供了一种显示面板,所述显示面板包括上述的栅极驱动电路。相应的,本专利技术还提供了一种显示装置,包括上述的显示面板。相较于现有技术,本专利技术提供的技术方案至少具体以下优点:本专利技术提供的一种动态逻辑电路、栅极驱动电路、显示面板及显示装置,包括移位寄存单元和扫描信号生成单元,所述移位寄存单元包括:第一反相器、时钟反相器和存储电容,所述时钟反相器的输入端连接至触发信号,所述时钟反相器的第一控制端连接至第一控制信号,所述时钟反相器的第二控制端连接至第二控制信号,所述时钟反相器的输出端连接至所述存储电容的第一极板和所述第一反相器的输入端,所述存储电容的第二极板连接至高电位信号,所述第一反相器的输出端连接至所述扫描信号生成单元,其中,所述第一控制信号和所述第二控制信号互为反信号。由上述内容可知,本专利技术将移位寄存单元设置为动态逻辑的移位寄存单元,移位寄存单元只包括两个反相器、一个时钟反相器和一电容,相较于现有的逻辑电路的移位寄存单元,本专利技术提供的技术方案,有效的减小了移位寄存单元的电路元器件,即相对现有移位寄存单元减少了一反相器,相当于减少了两个晶体管,进而减小了动态逻辑电路的占用面积,使得整个栅极驱动电路减少了大量的晶体管,满足显示装置的窄边框要求。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1a为现有的一种OLED显示装置的逻辑电路结构示意图;图1b为图1a提供的逻辑电路的时序图;图2为本申请实施例提供的一种动态逻辑电路的结构示意图;图3a为本申请实施例提供的另一种动态逻辑电路的结构示意图;图3b为图3a提供的动态逻辑电路的时序图;图4a为本申请实施例提供的又一种动态逻辑电路的结构示意图;图4b为图4a提供的动态逻辑电路的时序图;图5a为本申请实施例提供的又一种动态逻辑电路的结构示意图;图5b为图5a提供的动态逻辑电路的时序图;图6a为本申请实施例提供的又一种动态逻辑电路的结构示意图;图6b为图6a提供的动态逻辑电路的时序图;图7为本申请实施例提供的又一种动态逻辑电路的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。正如
技术介绍
所述,现有的逻辑电路中,其移位寄存单元包括两个反相器和两个时钟反相器,每个反相器包括2个晶体管,每个时钟反相器包括4个晶体管,其结构复杂,器件繁多,占用面积大,不符合显示装置的窄边框的要求。基于此,本申请实施例提供了一种动态逻辑电路,结合图2至图7对本申请实施例提供的动态逻辑电路进行详细的说明。参考图2所示,为本申请实施例提供的一种动态逻辑电路的结构示意图,其中,动态逻辑电路包括:移位寄存单元1和扫描信号生成单元2,移位寄存单元1包括:第一反相器INV1、时钟反相器CKINV和存储电容C,所述时钟反相器CKINV的输入端连接至触发信号STV,所述时钟反相器CKINV的第一控制端连接至第一控制信号K1,所述时钟反相器CKINV的第二控制端连接至第二控制信号K2,所述时钟反相器CKINV的输出端连接至所述存储电容C的第一极板和所述第一反相器INV1的输入端,所述存储电容C的第二极板连接至高电位信号VGH,所述第一反相器INV1的输出端连接至所述扫描信号生成单元2,扫描信号生成单元2输出扫描信号,其中,所述第一控制信号K1和所述第二控制信号K2互为反信号。优选的,所述移位寄存单元1包括第二反相器INV2;其中,所述第二反相器INV2的输入端和所述时钟反相器CKINV的第一控制端均连接至第一时钟信号CK1,所述第二反相器INV2的输出端连接至所述时钟反相器CKINV的第二控制端;或者,所述第二反相器INV2的输入端和所述时钟反相器CKINV的第二控制端均连接至第一时钟信号CK1,所述第二反相器INV2的输出端连接至所述时钟反相器CKINV的第一控制端。参考图2所示,本申请实施例提供的扫描信号生成单元包括传输门TG和晶体管T,其中,本文档来自技高网
...
动态逻辑电路、栅极驱动电路、显示面板及显示装置

【技术保护点】
一种动态逻辑电路,包括移位寄存单元和扫描信号生成单元,其特征在于,所述移位寄存单元包括:第一反相器、时钟反相器和存储电容,所述时钟反相器的输入端连接至触发信号,所述时钟反相器的第一控制端连接至第一控制信号,所述时钟反相器的第二控制端连接至第二控制信号,所述时钟反相器的输出端连接至所述存储电容的第一极板和所述第一反相器的输入端,所述存储电容的第二极板连接至高电位信号,所述第一反相器的输出端连接至所述扫描信号生成单元,其中,所述第一控制信号和所述第二控制信号互为反信号。

【技术特征摘要】
1.一种动态逻辑电路,包括移位寄存单元和扫描信号生成单元,其特征在于,所述移位寄存单元包括:第一反相器、时钟反相器和存储电容,所述时钟反相器的输入端连接至触发信号,所述时钟反相器的第一控制端连接至第一控制信号,所述时钟反相器的第二控制端连接至第二控制信号,所述时钟反相器的输出端连接至所述存储电容的第一极板和所述第一反相器的输入端,所述存储电容的第二极板连接至高电位信号,所述第一反相器的输出端连接至所述扫描信号生成单元,其中,所述第一控制信号和所述第二控制信号互为反信号,以及,所述扫描信号生成单元与扫描线路相连;所述扫描信号生成单元包括传输门和晶体管,其中,所述传输门的第一控制端连接至第三控制信号,且所述第三控制信号与所述第一反相器的输入端信号相同,所述传输门的第二控制端连接至所述第一反相器的输出端,所述传输门的输入端连接至第二时钟信号,所述晶体管的第二端和所述传输门的输出端相连,所述晶体管的第一端连接至第一信号,所述晶体管的栅极连接至第四控制信号;其中,所述第四控制信号与所述第一反相器的输入端信号相同。2.根据权利要求1所述的动态逻辑电路,其特征在于,所述移位寄存单元包括第二反相器;其中,所述第二反相器的输入端和所述时钟反相器的第一控制端均连接至第一时钟信号,所述第二反相器的输出端连接至所述时钟反相器的第二控制端;或者,所述第二反相器的输入端和所述时钟反相器的第二控制端均连接至第一时钟信号,所述第二反相器的输出端连接至所述时钟反相器的第一控制端。3.根据权利要求1所述的动态逻辑电路,其特征在于,所述扫描信号生成单元包括传输门和晶体管,其中,所述传输门的第一控制端连接至第...

【专利技术属性】
技术研发人员:钱栋
申请(专利权)人:上海天马有机发光显示技术有限公司天马微电子股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1