高速低功耗多阈值双边沿触发D型触发器制造技术

技术编号:11423075 阅读:82 留言:0更新日期:2015-05-07 01:14
本发明专利技术公开了一种高速低功耗多阈值双边沿触发D型触发器,包括:低功耗控制电路,用来接收低功耗控制输入信号slp,对低功耗控制输入信号slp进行缓冲处理后分别输出信号:sleep和nsleep;正沿触发锁存器,用来接收数据信号d,正相时钟输入信号clk、反相时钟输入信号nclk以及信号sleep和nsleep;正沿触发锁存器对数据信号d进行锁存处理后输出信号qtp;负沿触发锁存器,用来接收数据信号d,正相时钟输入信号clk、反相时钟输入信号nclk以及信号sleep和nsleep;负沿触发锁存器对数据信号d进行锁存处理后输出信号:qtn;低功耗输出控制电路,用来选择输出正沿触发锁存器或负沿触发锁存器的值。本发明专利技术具有结构简单、可提高传输效率、降低静态漏电流和功耗等优点。

【技术实现步骤摘要】

【技术保护点】
一种高速低功耗多阈值双边沿触发D型触发器,其特征在于,包括:低功耗控制电路,用来接收低功耗控制输入信号slp,对低功耗控制输入信号slp进行缓冲处理后分别输出信号:sleep和nsleep;正沿触发锁存器,用来接收数据信号d,正相时钟输入信号clk、反相时钟输入信号nclk以及信号sleep和nsleep;正沿触发锁存器在正相时钟输入信号clk、反相时钟输入信号nclk的控制下对数据信号d进行锁存处理后输出信号qtp;负沿触发锁存器,用来接收数据信号d,正相时钟输入信号clk、反相时钟输入信号nclk以及信号sleep和nsleep;负沿触发锁存器在正相时钟输入信号clk、反相时钟输入信号nclk的控制下对数据信号d进行锁存处理后输出信号:qtn;低功耗输出控制电路,用来在正相时钟输入信号clk为高电平,反相时钟输入信号nclk为低电平时,负沿触发锁存器采样数据信号d,选择输出正沿触发锁存器的值;在正相时钟输入信号clk为低电平,反相时钟输入信号nclk为高电平时,正沿触发锁存器采样数据信号d,选择输出负沿触发锁存器的值。

【技术特征摘要】

【专利技术属性】
技术研发人员:胡封林窦强刘仲陈跃跃胡少飞罗恒许邦建刘胜刘宗林吴家铸申晖黄健
申请(专利权)人:中国人民解放军国防科学技术大学
类型:发明
国别省市:湖南;43

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1