一种驱动电路及发光控制电路、显示面板、显示装置制造方法及图纸

技术编号:11418321 阅读:165 留言:0更新日期:2015-05-06 19:43
本发明专利技术优选实施例提供一种驱动电路及其发光控制电路、显示面板、显示装置,发光控制电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管、第十一晶体管,第一电容、第二电容;第六晶体管以等效二极管形式连接,只能单向导通,第二电容保持输出端的电位稳定,使得输出端的信号不受时钟信号的影响,也即发光控制电路输出端输出的信号不会抖动。且发光控制电路整个工作过程中,输出端有第十晶体管传输第一电平信号或者第十一晶体管传输第二电平信号,使得输出端输出的信号不会悬空,输出更加稳定,提升显示效果。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种驱动电路及发光控制电路、显示面板、显示装置
技术介绍
有机发光显示(Organic light Emitting Display),由于其具有不需背光源、对比度高、厚度薄、视角广、反应速度等技术优点,已经成为显示行业发展的重点方向之一。其利用有机发光材料作为像素的发光材料,利用像素驱动电路驱动发光,而为像素驱动电路提供驱动信号的电路设计是发展有机发光显示技术的重中之重。
技术实现思路
本专利技术优选实施例主要提供一种结构简单且输出信号更加稳定的发光控制电路。一方面,本专利技术优选实施例提供一种驱动电路,包括第一晶体管、第二晶体管、第三晶体管和第四晶体管,其中:所述第一晶体管的栅极耦接用于接收起始信号的起始信号输入端,第一端耦接用于接收第二时钟信号的第二时钟信号输入端,第二端耦接第一节点;所述第二晶体管的栅极耦接所述第二时钟信号输入端,第一端耦接用于接收第二电平信号的第二电平信号输入端,第二端耦接所述第一节点;所述第三晶体管的栅极耦接所述第一节点,第一端耦接用于接收第一时钟 信号的第一时钟信号输入端,第二端耦接第二节点;所述第四晶体管的栅极耦接所述起始信号输入端,第一端耦接用于接收第一电平信号的第一电平信号输入端,第二端耦接所述第二节点。另一方面,本专利技术另一优选实施例提供一种发光控制电路,包括输入单元和反向单元,其中输入单元包括上述驱动电路。进一步的,所述反向单元包括:第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管、第十一晶体管、第一电容和第二电容,其中,所述第五晶体管的栅极耦接所述第二节点,第一端耦接所述第一电平信号输入端,第二端耦接第四节点;所述第六晶体管的第一端通过所述第一电容与所述第一时钟信号输入端耦接,所述第六晶体管的栅极与第一端耦接,第二端耦接于所述第四节点;所述第七晶体管的栅极耦接所述第四节点,第二端耦接所述第六晶体管的第一端,第一端耦接所述第二电平信号输入端;所述第八晶体管的栅极耦接所述第四节点,第一端耦接于所述第一电平信号输入端,第二端耦接于第三节点;所述第九晶体管的栅极耦接所述第二节点,第一端耦接于所述第二电平信号输入端,第二端耦接于所述第三节点;所述第十晶体管的栅极耦接所述第三节点,第一端耦接所述第一电平信号输入端,第二端耦接所述发光控制电路的输出端;所述第十一晶体管的栅极耦接于所述第四节点,第一端耦接所述第二电平信号输入端,第二端耦接所述发光控制电路的输出端;所述第二电容耦接于所述第四节点和所述发光控制电路输出端之间。另一方面,本专利技术另一优选实施例还提供一种显示面板,包括N级上述发光控制电路。进一步的,所述第一级发光控制电路的起始信号输入端输入起始信号,所述第I级发光控制电路的起始信号输入端输入上一级发光控制电路的输出信号, I=2,3,…N。另一方面,本专利技术优选实施例还提供一种显示装置,包括上述显示面板。本专利技术优选实施例提供的驱动电路及发光控制电路、显示面板、显示装置至少具有的有益效果:多级发光控制电路相互级联,只需一个高电平的触发信号;发光控制电路结构简单且输出的信号不会抖动,在工作期间不会出现输出悬空,使得输出更加稳定,提高显示效果。附图说明图1是现有技术的发光控制电路原理图;图2是图1中发光控制电路的各个信号时序图;图3是本专利技术优选实施例一提供的驱动电路原理图;图4是图3中驱动电路的各个信号时序图;图5a~图5e是图4中驱动电路各个工作阶段对应的电路图;图6是本专利技术优选实施例二提供的发光控制电路原理图;图7是图6中发光控制电路的工作时序图;图8a~图8h是图6中发光控制电路各个工作阶段对应的电路图;图9是本专利技术优选实施例三提供的显示面板截面示意图;图10是图9中第二基板的结构示意图;图11是图10中发射驱动电路的连接示意图;图12是本专利技术优选实施例四提供的显示装置结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部。如
技术介绍
所述,为像素驱动电路提供驱动信号的电路设计已是OLED显示 的重要课题,像素驱动电路一般需要栅极驱动信号SCAN和发光控制信号Emit,一行的OLED像素可能需要多个的栅极驱动信号SCAN来驱动。通常,发光控制信号由发光驱动电路产生。OLED显示面板有N行像素,则一般对应有N级发光驱动电路,一级发光驱动电路通常包括移位寄存电路VSR和反相器,移位寄存电路的输出端连接至反相器的输入端。而每级发光驱动电路的移位寄存电路VSR以级联方式连接,如此逐级产生相应的发光控制信号Emit。常用的像素驱动电路是PMOS结构,发光控制信号Emit在栅极驱动信号SCAN工作时应该为高电平,因此,发光驱动电路需输入低电平,然后经移位寄存电路VSR传输至反相器,也即,传统的发光驱动电路输入的是低电平信号。上述发光驱动电路的结构过于复杂,因而相继出现了替代技术,如图1所示,是三星公司设计的发光控制电路的电路图(专利公开号:US20140055444A1),其采用10T3C的结构,整个发光控制电路不是采用移位寄存电路和反相器的结构,而是直接由10T3C的结构生成发光控制信号Emi t。图2是图1中发光控制电路的工作时序图,由图2可知,此发光控制电路输入的是高电平起始信号,但其在t4-t5工作时段中,由于N1点的电位为高电平,M10管关闭,因此输出端会出现悬空状态,也即输出信号处于不稳定状态。另外,此发光控制电路输出时,由于N1点和N3点的电位没有保持功能,也会导致输出抖动现象发生。因此上述输出悬空及输出抖动,会导致发光控制电路在工作过程中输出信号不稳定,影响面板的显示效果。实施例一本专利技术优选实施例一提供一种驱动电路,如图3所示,包括第一晶体管M1、第二晶体管M2、第三晶体管M3和第四晶体管M4,其中,第一晶体管M1的栅极耦接用于接收起始信号的起始信号输入端IN,第一端耦接用于接收第二时钟信号的第二时钟信号输入端XCK,第二端耦接第一节点N1;第二晶体管M2的栅极耦接第二时钟信号输入端XCK,第一端耦接用于接收第二电平信号的第二电平信号输入端VGL,第二端耦接第一节点N1;第三晶体管M3的栅极耦接第一节点N1, 第一端耦接用于接收第一时钟信号的第一时钟信号输入端CK,第二端耦接第二节点N2;第四晶体管M4的栅极耦接起始信号输入端IN,第一端耦接用于接收第一电平信号的第一电平信号输入端VGH,第二端耦接所述第二节点N2。进一步的,实施例一提供的驱动电路中第一晶体管M1、第二晶体管M2、第三晶体管M3和第四晶体管M4可以是PMOS管,也可以是NMOS管。优选的,其中第一时钟信号输入端CK输入的第一时钟信号和第二时钟本文档来自技高网
...
一种驱动电路及发光控制电路、显示面板、显示装置

【技术保护点】
一种驱动电路,包括第一晶体管、第二晶体管、第三晶体管和第四晶体管,其中:所述第一晶体管的栅极耦接用于接收起始信号的起始信号输入端,第一端耦接用于接收第二时钟信号的第二时钟信号输入端,第二端耦接第一节点;所述第二晶体管的栅极耦接所述第二时钟信号输入端,第一端耦接用于接收第二电平信号的第二电平信号输入端,第二端耦接所述第一节点;所述第三晶体管的栅极耦接所述第一节点,第一端耦接用于接收第一时钟信号的第一时钟信号输入端,第二端耦接第二节点;所述第四晶体管的栅极耦接所述起始信号输入端,第一端耦接用于接收第一电平信号的第一电平信号输入端,第二端耦接所述第二节点。

【技术特征摘要】
1.一种驱动电路,包括第一晶体管、第二晶体管、第三晶体管和第四晶体
管,其中:
所述第一晶体管的栅极耦接用于接收起始信号的起始信号输入端,第一端
耦接用于接收第二时钟信号的第二时钟信号输入端,第二端耦接第一节点;
所述第二晶体管的栅极耦接所述第二时钟信号输入端,第一端耦接用于接
收第二电平信号的第二电平信号输入端,第二端耦接所述第一节点;
所述第三晶体管的栅极耦接所述第一节点,第一端耦接用于接收第一时钟
信号的第一时钟信号输入端,第二端耦接第二节点;
所述第四晶体管的栅极耦接所述起始信号输入端,第一端耦接用于接收第
一电平信号的第一电平信号输入端,第二端耦接所述第二节点。
2.如权利要求1所述的驱动电路,其特征在于,所述驱动电路的工作状态
包括第一阶段、第二阶段、第三阶段、第四阶段、第五阶段,其中:
所述第一阶段中,所述起始信号控制所述第一晶体管和第四晶体管关闭,
所述第二时钟信号控制所述第二晶体管打开,第二电平信号经所述第二晶体管
传输至第一节点,控制所述第三晶体管打开,第三晶体管传输第一时钟信号至
所述第二节点;
所述第二阶段中,所述起始信号控制所述第一晶体管和第四晶体管关闭,
所述第二时钟信号发生跳变,控制所述第二晶体管关闭,所述第一节点保持前
一阶段电位,控制所述第三晶体管打开,第三晶体管传输第一时钟信号至所述
第二节点;
所述第三阶段中,所述起始信号控制所述第一晶体管和第四晶体管关闭,
所述第二时钟信号控制所述第二晶体管关闭,所述第一节点保持前一阶段电位,
控制所述第三晶体管打开,所述第一时钟信号发生跳变并经所述第三晶体管传
输至所述第二节点;
所述第四阶段中,所述起始信号控制所述第一晶体管和第四晶体管关闭,

\t所述第二时钟信号控制所述第二晶体管关闭,所述第一节点保持前一阶段电位,
控制所述第三晶体管打开,所述第一时钟信号发生跳变并经所述第三晶体管传
输至所述第二节点;
所述第五阶段中,所述起始信号发生跳变,控制所述第一晶体管和第四晶
体管打开,所述第二时钟信号发生跳变,控制所述第二晶体管打开,第二电平
信号经所述第二晶体管传输至所述第一节点,控制所述第三晶体管打开,所述
第四晶体管传输第一电平信号至所述第二节点。
3.一种发光控制电路,包括输入单元和反向单元,其中所述输入单元包括
如权利要求1~2任一项所述的驱动电路。
4.如权利要求3所述的发光控制电路,其特征在于,所述反向单元包括:
第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体
管、第十一晶体管、第一电容和第二电容,其中,
所述第五晶体管的栅极耦接所述第二节点,第一端耦接所述第一电平信号
输入端,第二端耦接第四节点;
所述第六晶体管的第一端通过所述第一电容与所述第一时钟信号输入端耦
接,所述第六晶体管的栅极与第一端耦接,第二端耦接于所述第四节点;
所述第七晶体管的栅极耦接所述第四节点,第二端耦接所述第六晶体管的
第一端,第一端耦接所述第二电平信号输入端;
所述第八晶体管的栅极耦接所述第四节点,第一端耦接于所述第一电平信
号输入端,第二端耦接于第三节点;
所述第九晶体管的栅极耦接所述第二节点,第一端耦接于所述第二电平信
号输入端,第二端耦接于所述第三节点;
所述第十晶体管的栅极耦接所述第三节点,第一端耦接所述第一电平信号
输入端,第二端耦接所述发光控制电路的输出端;
所述第十一晶体管的栅极耦接于所述第四节点,第一端耦接所述第二电平
信号输入端,第二端耦接所述发光控制电路的输出端;
所述第二电容耦接于所述第四节点和所述发光控制电路输出端之间。
5.根据权利要求4所述的发光控制电路,其特征在于,所述发光控制电路
的工作状态包括第一阶段、第二阶段、第三阶段、第四阶段、第五阶段、第六
阶段、第七阶段、第八阶段,其中,
所述第一阶段中,所述起始信号控制所述第一晶体管和第四晶体管打开,
所述第一晶体管传输所述第二时钟信号至所述第一节点,控制所述第三晶体管
关闭,所述第一电平信号经所述第四晶体管传输至所述第二节点,控制所述第
五晶体管和第九晶体管关闭;所述第一时钟信号通过所述第一电容控制所述第
六晶体管的栅极的电位以使所述第六晶体管开启,所述第六晶体管的栅极的电
位通过所述第六晶体管传输至所述第四节点,然后控制第七晶体管、第八晶体
管和第十一晶体管开启,所述第八晶体管传输第一电平信号至所述第三节点,
控制第十晶体管关闭,所述第十一晶体管传输第二电平信号至所述发光控制电
路输出端,作为该阶段的输出信号;
所述第二阶段中,所述起始信号控制所述第一晶体管和第四晶体管打开,
所述第一晶体管传输所述第二时钟信号至所述第一节点,控制所述第三晶体管
关闭,所述第一电平信号经所述第四晶体管传输至所述第二节点,控制所述第
五晶体管和第九晶体管关闭;所述第四节点电位由第二电容保持前一阶段的...

【专利技术属性】
技术研发人员:王志良钱栋罗丽媛
申请(专利权)人:上海天马有机发光显示技术有限公司天马微电子股份有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1