改善连续时间Δ∑调制器的稳定性的系统与方法技术方案

技术编号:11401306 阅读:110 留言:0更新日期:2015-05-03 17:12
本发明专利技术涉及改善连续时间Δ∑调制器的稳定性的系统与方法。一种包括连续时间Δ∑调制器与校准逻辑的模拟数字转换器(ADC)。校准逻辑可以在没有中断ADC正常工作情况的下(例如,在现场)校准连续时间Δ∑调制器的直接反馈与快闪时钟延迟系数。因此,校准逻辑可以通过校准次优系数矫正性能与稳定性降级。

【技术实现步骤摘要】
改善连续时间Δ∑调制器的稳定性的系统与方法
本专利技术一般地涉及模拟数字转换器(ADCs)领域,更具体地涉及到提供稳定性代码。
技术介绍
Δ∑调制器是一种模拟数字转换器。在Δ∑调制器中,通常,有一种被称作连续时间Δ∑调制器(CT-DSM)的特定类型。这类CT-DSM的稳定性是一个重要问题。为了控制CT-DSM的稳定性,直接反馈系数与快闪数字模拟(DAC)时间系数被广泛使用。直接反馈-或者有时被称作过量循环延迟补偿-被用在调制器的中心频率不是fs/4(即,采样频率的四分之一)以确保环路稳定性。作为调制器中最快的反馈,直接反馈系数影响通带外的噪声传递函数(NTF)。次优直接反馈系数增加了带外谱功率,因此降低了调制器的稳定性。由于工艺变化和制造公差,最大稳定性的最优直接反馈系数在芯片间会有所不同。与直接反馈系数相似,快闪DAC时间系数-有时称作快闪时钟延迟-影响CT-DSM的带外响应。次优快闪时钟延迟系数导致调制器带外频谱峰值,这降低了系统的稳定性。与它们的分离时间Δ∑调制器表兄弟不一样,CT-DSM时间敏感,如果直接反馈(过量循环延迟补偿)与快闪DAC时间系数设置不正确,它们会变得不稳定。由于工艺变化,这会改变最优调制器参数,性能常常以较不积极的噪声整形的形式的牺牲以确保调制器在最大输入时的稳定。更稳定的调制器允许较大的最大的稳定输入。较大的最大稳定输入比不太稳定的调制器允许增加的最大信噪比(SNR)。或者,由于增加了的稳定性,对于不太稳定调制器的相同的最大稳定输入功率,更稳定的调制器可以采用更积极的噪声整形,导致增加的SNR。无论是直接反馈系数还是快闪DAC时间系数都可以在实验室环境中被调整。然而,因为相应的调制器的频谱是不知道的,因此在现场很难调整这些系数。先前为解决这个问题而设计的模块,例如直接反馈与快闪时钟延迟电路,使得调制器的稳定性对工艺变化不再敏感。由于仿真与实际芯片之间的固有差异,这些电路的直接反馈与快闪时间系数需要在实验室调整以找到它们的最佳值。因此,如果这些系数不受工艺变化影响,实验室调整值可以被用于产品版本。然而,如果这些系数对工艺变化敏感,较不积极的噪声整形将被用以确保调制器在设计最大稳定输入功率电平时的稳定性。附图说明为了提供对本公开内容、特征与优点的更加完整的理解,结合附图,可参考下面的描述,其中相同的标号表示相同的部件,其中:图1示出了根据一个实施例的现场稳定性校准技术的框图;图2示出了根据一个实施例的CT-DSM的框图;图3示出了直接反馈系数对噪声整形特性的影响;图4示出了快闪DAC时间系数对噪声整形特性的影响;图5示出了ADC的RMS输出、最大稳定输入与直接反馈电流的对比;图6示出了ADC的RMS输出、最大稳定输入与快闪DAC时钟时间误差的对比;图7是与当前专利技术的一个实施例相关的潜在操作的简化流程图;并且图8是与当前专利技术的一个实施例相关的潜在操作的简化流程图。
技术实现思路
模拟数字转换器可以包括连续时间Δ∑调制器与校准逻辑。校准逻辑可以在没有中断ADC的正常操作(即现场)下校准连续时间Δ∑调制器的直接反馈与快闪时间延迟系数。因此,校准逻辑可以校准次优系数以矫正性能与稳定性的降级。在一个实例中,校准系统被提供并包括接收模拟输入并转换模拟输入成数字数据的连续时间Δ∑模拟数字转换器(ADC);分析数字数据以产生输出的数据监视器;至少根据数据监视器输出,调整ADC的稳定性参数的校准逻辑。在另一个实例中,提供一种方法。该方法由校准系统实现并包括转换,使用连续时间Δ∑模拟数字转换器(ADC),将模拟输入转换成数字数据;分析,使用数据监视器,数字数据产生输出;与调整,使用校准逻辑,ADC的稳定性参数,至少根据数据监视器的输出。在又一个实例中,逻辑被编码在一个或多个非暂存介质,其包括用于执行的代码并且在由处理器执行时,可操作地执行包括从数据监视器的输出接收;至少根据数据监视器输出,调整连续时间Δ∑模拟数字转换器(ADC)稳定性参数,其中ADC转换器将模拟输入转换成数字数据。具体实施方式在一个实施例中,校准逻辑在ADC上电时序期间现场调整ADC的稳定性系数。这种调整比其他实现允许更积极的噪声整形。此外,因为针对工艺改变的健壮性变得不那么令人关注,设计的复杂性可以被减低。图1示出了一种现场稳定性校准技术的框图。系统10包括具有可编程稳定性系数控制的连续时间Δ∑调制器(CT-DSM)12、数据监视器18与校准逻辑20。CT-DSM12包括环路滤波器14、快闪ADC16与数字模拟转换器(DAC)22。图2示出了CT-DSM12的更详细的框图。如图2所示,环路滤波器14主动过滤输入到CT-DSM12的输入信号,并且通过电阻RDFB输出低通滤波信号到快闪ADC16。快闪ADC16包括比较从环路过滤器14接收的输出与参考值的比较器。快闪ADC16输出表示引起其各自的比较器传输的参考值的数字数据。如图1所示,数字数据输出到DAC22与数据监视器18。DAC22包括如图2所示的22a、22b、22c、22d和22e的单独的DAC。22a-22e中的每个单独的DAC将一部分数字数据转换成模拟信号并且将模拟信号输出到环路滤波器14的不同级。数据监视器18分析由CT-DSM12输出的数字数据。在一个实施例中,数据监视器18是测量由CT-DSM12输出信号的功率的功率表。在一个具体实施例中,数据监视器18被实现为数字RMS量表。此外,在一个实施例中,数据监视器18测量CT-DSM12输出值的平方和。或者,数据监视器18通过计算CT-DSM12输出的绝对值的和估算功率。另外,数据监视器18可以子采样CT-DSM的输出以降低设计复杂性。校准逻辑20根据数据监视器18的输出,调整CT-DSM12的稳定性参数。特别是,校准逻辑20查找CT-DSM12的控制系数,例如,导致CT-DSM12的稳定性增加的直接反馈系数与快闪时间系数。在一个实施例中,数据监视器18输出功率值,这些控制系数导致数据监视器18的输出降低。在一个实施例中,数据监视器18输出有效位数(ENOB)或者信噪比,这些控制系数导致数据监视器18的输出增加。在一个具体的实施例中,校准逻辑20通过至少改变连接到电阻RDFB的偏置电流、元件值(例如,RDFB的阻值、电容或者电感)与参考电压之一来调整直接反馈系数。此外,校准逻辑20还可以通过至少改变连接到电阻RDFB的偏置电流、元件值与参考电压之一来调整快闪DAC时间系数。帕斯伐(Parseval)定理指出数字监视器18的输出与NTF在频域上的幅值平方的积分成正比。由于NTF在带外远远大于带内,在没有输入信号时,ADC16的RMS输出由打算减到最小的带外噪声功率所控制。如上所讨论的,CT-DSM12包括可调整稳定性参数,它包括直接反馈与快闪DAC时间系数。直接反馈系数与电阻RDFB上形成的电压值有关。快闪DAC时间系数与由单个DAC22a-22e使用的时钟与快闪ADC16使用的快闪时钟之间延迟有关。直接反馈与快闪时间系数控制调制器通带之外的噪声传递函数(NTF)的形状,如图3-4所示。特别是,图3示出了直接反馈系数对噪声整形特性的影响。图4示出了快闪DAC时间系数对噪声整形特性的影响。在那些图中,扁平的带外响应本文档来自技高网
...
改善连续时间Δ∑调制器的稳定性的系统与方法

【技术保护点】
一种校准系统,包括:接收模拟输入并将模拟输入转换成数字数据的连续时间Δ∑模拟数字转换器(ADC);分析所述数字数据以产生输出的数据监视器;并且配置以调整所述ADC稳定性参数的校准逻辑,至少根据所述数据监视器的所述输出。

【技术特征摘要】
2013.10.29 US 14/065,7321.一种校准系统,包括:连续时间Δ∑模拟数字转换器,接收模拟输入并将模拟输入转换成数字数据;数据监视器,分析所述数字数据以产生输出;以及校准逻辑,配置以至少根据所述数据监视器的所述输出调整所述模拟数字转换器的稳定性参数,其中所述稳定性参数至少包括所述模拟数字转换器的直接反馈系数与所述模拟数字转换器的快闪数字模拟转换器时间系数之一。2.如权利要求1所述校准系统,其中所述校准逻辑通过改变偏置电流、元件值与参考电压至少其中之一,调整所述稳定性参数。3.如权利要求1所述校准系统,其中所述数据监视器被实现为数字功率表,并且数据监视器计算所述数字数据的值的平方和,计算所述数字数据的值的绝对值的和,或者子采样所述数字数据的值。4.如权利要求1所述校准系统,其中所述校准逻辑被实现在嵌入式可编程微处理器上,使用应用专用集成电路与所述模拟数字转换器被实现在片上,或者以包括软件的系统被实现在片外。5.如权利要求1所述校准系统,其中校准逻辑实现在两个范围间的线性搜索或者实现爬山算法以选择导致所述模拟数字转换器产生最小均方根功率的所述模拟数字转换器的稳定性代码。6.如权利要求1所述校准系统,其中所述校准逻辑实现用以选择导致所述模拟数字转换器产生最小均方根功率的所述模拟数字转换器的稳定性代码的算法,所述算法是模拟退火算法、遗传算法或随机搜索之一。7.一种由校准系统实现的方法,所述方法包括:使用连续时间Δ∑模拟数字转换器,将模拟输入转换成数字数据;使用数据监视器分析所述数字数据产生输出;并且使用校准逻辑,至少根据所述数据监视器的所述输出调整所述模拟数字转换器的稳定性参数,其中所述稳定性参数至少包括所述模拟数字转换器的直接反馈系数与所述模拟数字转换器的快闪数字模拟转换器时间系数之一。8.如权利要求7所述方法,其中所述调整通过至少改变偏置电流、元件值与参考电压之一调整所述稳定性参数。9.如权利要求7所述方法,其中所述数据监视器被实现为数字功率表,并且所述分析计算所述数字数据的值的平方和,计算所述数字数据的值的绝对值的和,或者子采样所述数字数据的值。10.如权利要求7所述方法,其中所述校准逻辑被实现在嵌入式可编程微处理器上,使用应用专用集成电路与所述模拟数字转换器被实现在片上,或者以包括软件的系统实现在片外。11.如权利要求7所述方法,还包括:在两个范围间实现线性搜索或者实现爬山算法以选择导致所述模拟数字转换器产生...

【专利技术属性】
技术研发人员:李棹D·阿尔德雷德
申请(专利权)人:亚德诺半导体集团
类型:发明
国别省市:百慕大群岛;BM

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1