本发明专利技术公开了一种基于FPGA实现的RS232-I2C转换适配器的方法,该方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232-I2C转换适配器。本发明专利技术的一种基于FPGA实现的RS232-I2C转换适配器的方法和现有技术相比,具有设计合理、使用方便等特点,利用一个FPGA搭建多路RS232-I2C转换适配器、提高了适配器的性能、降低成本、增强了适配器的稳定性。
【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种基于FPGA实现的RS232-I2C转换适配器的方法,该方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232-I2C转换适配器。本专利技术的一种基于FPGA实现的RS232-I2C转换适配器的方法和现有技术相比,具有设计合理、使用方便等特点,利用一个FPGA搭建多路RS232-I2C转换适配器、提高了适配器的性能、降低成本、增强了适配器的稳定性。【专利说明】一种基于FPGA实现的RS232-12C转换适配器的方法
本专利技术涉及适配器
,具体地说是一种基于FPGA实现的RS232-12C转换适配器的方法。
技术介绍
FPGA是Field — Programmable Gate Array的英文缩写,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 RS232是个人计算机上的通讯接口之一,是异步传输标准接口。RS是英文“推荐标准”的缩写,232为标识号。 目前,在JKFZJ项目中,需要把从串口接收的数据写入到EEPROM中。这就要求需要提供一个测试工具来测试从串口接收的数据是否正确写入到EEPROM中。市场上一个RS232-12C的模块就需要198元,一个4路的RS232-12C适配器价钱是1000多元,价格昂贵,使用成本高。
技术实现思路
本专利技术的技术任务是提供一种基于FPGA实现的RS232-12C转换适配器的方法。 本专利技术的技术任务是按以下方式实现的,该方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232-12C转换适配器。 该方法的RS232-12C转换适配器的模块分为I2C模块、RS232_RX模块、RS232_TX模块、Speed_rx_select模块、Speed_tx_select模块、存储接收串口数据的FIFO模块、存储发送串口数据的FIFO模块;通过RS232_RX模块接收数据,将接收的数据放入到FIFO模块,接收完数据后RS232_RX模块发送一个I2C_Write命令通知I2C模块将FIFO中存储的接收到的串口数据写入到EEPROM中;待将RS232_RX接收的数据通过I2C写入到EEPROM后,I2C模块自产生一个I2C_Read命令通知I2C读取EEPROM的数据;将读取的数据放入到FIFO中,数据完全读取完毕后,I2C模块发送一个RS232_TX模块需要的触发命令TX_READY,告诉RS232_TX模块将I2C模块写入FIFO的数据通过串口发送出去;通过串口发送出的数据来验证RS232-12C适配器的功能。 所述的串口的波特率通过控制speed_select模块的参数来调整,I2C的速率通过调整FPGA代码的参数来调整。 本专利技术的一种基于FPGA实现的RS232-12C转换适配器的方法和现有技术相比,具有设计合理、使用方便等特点,利用一个FPGA搭建多路RS232-12C转换适配器、提高了适配器的性能、降低成本、增强了适配器的稳定性。 【专利附图】【附图说明】 附图1为FPGA内一路RS232-12C适配器整体框图。 【具体实施方式】 实施例1:该基于FPGA实现的RS232-12C转换适配器的方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232-12C转换适配器。 该方法的RS232-12C转换适配器的模块分为I2C模块、RS232_RX模块、RS232_TX模块、Speed_rx_select模块、Speed_tx_select模块、存储接收串口数据的FIFO模块、存储发送串口数据的FIFO模块;通过RS232_RX模块接收数据,将接收的数据放入到FIFO模块,接收完数据后RS232_RX模块发送一个I2C_Write命令通知I2C模块将FIFO中存储的接收到的串口数据写入到EEPROM中;待将RS232_RX接收的数据通过I2C写入到EEPROM后,I2C模块自产生一个I2C_Read命令通知I2C读取EEPROM的数据;将读取的数据放入到FIFO中,数据完全读取完毕后,I2C模块发送一个RS232_TX模块需要的触发命令TX_READY,告诉RS232_TX模块将I2C模块写入FIFO的数据通过串口发送出去;通过串口发送出的数据来验证RS232-12C适配器的功能;串口的波特率通过控制speed_select模块的参数来调整,I2C的速率通过调整FPGA代码的参数来调整。 实施例2:该基于FPGA实现的RS232-12C转换适配器的方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232-12C转换适配器。 该方法的RS232-12C转换适配器的模块分为I2C模块、RS232_RX模块、RS232_TX模块、Speed_rx_select模块、Speed_tx_select模块、存储接收串口数据的FIFO模块、存储发送串口数据的FIFO模块;通过RS232_RX模块接收数据,将接收的数据放入到FIFO模块,接收完数据后RS232_RX模块发送一个I2C_Write命令通知I2C模块将FIFO中存储的接收到的串口数据写入到EEPROM中;待将RS232_RX接收的数据通过I2C写入到EEPROM后,I2C模块自产生一个I2C_Read命令通知I2C读取EEPROM的数据;将读取的数据放入到FIFO中,数据完全读取完毕后,I2C模块发送一个RS232_TX模块需要的触发命令TX_READY,告诉RS232_TX模块将I2C模块写入FIFO的数据通过串口发送出去;通过串口发送出的数据来验证RS232-12C适配器的功能;串口的波特率通过控制speed_select模块的参数来调整,I2C的速率通过调整FPGA代码的参数来调整。 将上述RS232-12C转换适配器一端通过串口连接到PC机上,另一端连接到JKFZJ板的EEPROM接口上。JKFZJ板上电后,在PC机上打开串口调试助手,选择波特率、奇偶校验位等参数,发送一帧以0xed、0x90开头,0x09、0xd7结尾的数据。待数据发送后会发现在串口调试助手中串口接收到这组数据。 本文档来自技高网...
【技术保护点】
一种基于FPGA实现的RS232‑I2C转换适配器的方法,其特征在于,该方法是利用FPGA的可编程性在FPGA内部搭建I2C模块、RS232模块,通过调整I2C模块速率参数和RS232模块速率参数来调整I2C的通信速率和RS232通信速度;利用FPGA的引脚数量多和FPGA模块的可重构性实现一个FPGA搭建多路RS232‑I2C转换适配器。
【技术特征摘要】
【专利技术属性】
技术研发人员:张孝飞,赵素梅,刘强,金长新,
申请(专利权)人:浪潮集团有限公司,
类型:发明
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。