一种可改变初始化电位的像素架构及其实现方法技术

技术编号:11201134 阅读:116 留言:0更新日期:2015-03-26 08:42
本发明专利技术公开一种可改变初始化电位的像素架构及其实现方法,包括薄膜晶体管(TFT)、扫描电压信号线SCAN1、初始化电压信号线VINI、存储电容C和电源线VDD;所述TFT的栅极连接至扫描电压信号线SCAN1,其第一电极、第二电极分别连接至存储电容C和初始化电压信号线VINI;还包括一条复用连接线,与初始化电压信号线VINI和扫描电压信号线SCAN1均存在交叠,但在同一时刻,至少与所述初始化电压信号线VINI和扫描电压信号线SCAN1的其一电性连通。采用本发明专利技术,能够改善单一初始化电位造成的显示异常的缺陷,提高产品良率。

【技术实现步骤摘要】
一种可改变初始化电位的像素架构及其实现方法
本专利技术涉及平板显示技术,尤其涉及一种可改变初始化电位的像素架构及其实现方法。
技术介绍
有机发光二极管(OrganicLight-EmittingDiode,OLED)显示器作为一种主动发光型显示器,利用有机膜层中的电子和空穴的复合而发光,在响应速度、对比度和低功耗等方面具有显著优势。特别是有源矩阵有机发光二极管(AMOLED)显示器,有望成为下一代新型平板显示器。通常AMOLED采用低温多晶硅(LTPS)工艺制作薄膜晶体管(TFT),实现其像素和驱动电路。由于受LTPS制造工艺的限制,TFT的阈值电压通常会发生偏移。所以AMOLED一般采用带补偿功能的nTnC像素架构,来解决这个问题。图1A~图1D为四种现有带补偿功能的像素架构示意图。如图1A~图1D所示,像素架构包括:驱动晶体管M4,开关晶体管M1、M2、M3、M5和M6,存储电容,发光二极管,数据电压信号VDATA,扫描电压信号SCAN1、SCAN2,发光控制信号EM,初始化电压信号VINI,第一电源VDD和第二电源VSS。所述的四种像素架构,就其工作原理而言,均需要采用一个恒压VINI信号对存储电容进行初始化充电。但由于受现有TFT工艺制程的限制(如ELA晶化工艺)容易造成显示区某些位置的像素电路中TFT特性发生偏移,导致该位置像素电路中存储电容所需的初始化电压发生变化,从而会出现显示异常
技术实现思路
有鉴于此,本专利技术的主要目的在于提供一种可改变初始化电位的像素架构及其实现方法,通过增加电平,实现可选择性地使用至少两个不同的电平对存储电容进行初始化充电处理,以克服或改善因工艺制程而导致像素中薄膜晶体管(TFT)特性偏移的现象,从而改善单一初始化电位造成的显示异常的缺陷,提高产品良率。为达到上述目的,本专利技术的技术方案是这样实现的:一种可改变初始化电位的像素架构,包括薄膜晶体管、扫描电压信号线SCAN1、初始化电压信号线VINI、存储电容C和电源线VDD;所述薄膜晶体管的栅极连接至扫描电压信号线SCAN1,其第一电极、第二电极分别连接至像素电容C和初始化电压信号线VINI;还包括一条复用连接线;其中,所述复用连接线,其与初始化电压信号线VINI和扫描电压信号线SCAN1均存在交叠,但在同一时刻,至少与所述初始化电压信号线VINI和扫描电压信号线SCAN1的其一电性连通。其中,所述初始化电压信号线VINI,用于为存储电容C提供一个恒压的初始化电信号。所述扫描电压信号线SCAN1提供的多阶电平信号为二阶电平电压信号时,第二电平V2用于控制薄膜晶体管的关闭,第三电平V3用于控制所述薄膜晶体管的开启,且第二电平V2与第三电平V3均不等于第一电平V1的电压;所述第一电平V1即初始化电压信号线VINI的电压。所述扫描电压信号线SCAN1提供的多阶电平信号为三阶电平电压信号时,第二电平V2用于控制薄膜晶体管的关闭,第三电平V3用于控制薄膜晶体管的开启,第四电平V4用于像素电容C的初始化,且第二电平V2、第三电平V3和第四电平V4均不等于第一电平V1的电压;所述第一电平V1即初始化电压信号线VINI的电压。所述扫描电压信号线SCAN1和初始化电压信号线VINI采用同层金属M1制作,复用连接线采用不同层金属M2制作。所述初始化电压信号线VINI具有主线和分支结构,其复用连接线与所述初始化电压信号线VINI的交叠位置位于所述初始化电压信号线VINI的分支上。一种可改变初始化电位的像素架构的实现方法,包括:A、为初始化电压信号线VINI提供一恒压的初始第一电平V1,当第一电平V1不能满足可正常显示的像素电容初始化电平需求时,将初始化电压信号线VINI经由复用连接线与扫描电压信号线SCAN1连通,并切断当前像素中初始化电压信号线VINI与相邻像素中的初始化电压信号线VINI的连接;B、通过所述扫描电压信号线SCAN1提供多阶电平电压信号,利用一个电平信号控制薄膜晶体管的关闭,并利用另一个电平信号控制薄膜晶体管的开启。其中,所述扫描电压信号线SCAN1提供二阶电平电压信号时,利用第二电平V2控制薄膜晶体管的关闭、利用第三电平V3控制薄膜晶体管的开启;所述第二电平V2和第三电平V3均不等于第一电平V1的电压。所述扫描电压信号线SCAN1提供三阶电平电压信号时,利用第二电平V2控制薄膜晶体管的关闭、利用第三电平V3控制薄膜晶体管的开启,再利用第四电平V4对像素电容进行初始化处理;所述第二电平V2、第三电平V3和第四电平V4均不等于第一电平V1的电压。本专利技术所提供的可改变初始化电位的像素架构及其实现方法,具有以下优点:现有带补偿功能的AMOLED像素架构,只采用一个恒压信号对存储电容进行初始化充电,而当因工艺制程致使像素中TFT特性发生偏移时,会使得存储电容所需的初始化恒压信号也发生变化,从而产生显示不良。利用本专利技术,通过增加初始化电位,利用一个具有一低电平的恒压信号VINI和一个电平不同于VINI的SCAN1信号,配合所述像素架构选择性地使用至少两个不同的电平对存储电容进行初始化处理,可改善单一初始化电位造成的显示不良,从而提高了产品良率。附图说明图1A~图1D为四种现有带补偿功能的像素架构示意图;图2A~图2C为本专利技术像素架构的等效电路示意图;图3为本专利技术一实施例的VINI和SCAN1信号示意图;图4为产生不同初始化电位时的像素架构等效电路示意图;图5为本专利技术另一实施例的VINI和SCAN1信号示意图;图6为本专利技术阵列基板中实际像素版图架构示意图。具体实施方式下面结合附图及本专利技术的实施例对本专利技术的像素架构及其实现方法作进一步详细的说明。图2A、图2B、图2C均为本专利技术像素架构等效电路示意图。如图所示,薄膜晶体管(TFT)Mn,扫描电压信号线SCAN1,初始化电压信号线VINI,存储电容C和背板电源线VDD。其中:薄膜晶体管Mn的第一电极、第二电极的两端分别连接至存储电容C和初始化电压信号线VINI,其栅极连接至扫描电压信号线SCAN1。所述初始化电压信号线VINI,用于给存储电容提供一个恒压的初始化电信号。还包括一条复用连接线,所述复用连接线,其分别与初始化电压信号线VINI和扫描电压信号线SCAN1均有交叠,但其制作时与初始化电压信号线VINI的信号和扫描电压信号线SCAN1异步/不同时电性连通(其后续可以通过光焊接或热焊接等方式与初始化电压信号线VINI和扫描电压信号线SCAN1同时电学连通),见图2A、图2B和图2C所示的连接关系。所述扫描电压信号线SCAN1,用于提供多阶电平电压信号,其中第二电平信号V2控制薄膜晶体管的关闭,第三电平信号V3控制薄膜晶体管的开启(若为三阶电平信号时,则第四电平信号V4可用于像素电平的初始化),所述多阶电平信号与初始化电压信号线VINI的电平即第一电平V1的电压不同。所述多阶电平电压信号,至少为二阶电平。图3本专利技术一实施例的VINI和SCAN1信号示意图。如图所示,初始化电压信号线VINI的电平,即第一电平电压V1,用于给存储电容C提供一恒定的初始化信号。扫描电压信号线SCAN1提供一具有二阶电平的电压信号,分别为第二电平V2和第三电平V3。其中,所述第二电平V2用于控制TFT的本文档来自技高网...
一种可改变初始化电位的像素架构及其实现方法

【技术保护点】
一种可改变初始化电位的像素架构,包括薄膜晶体管、扫描电压信号线SCAN1、初始化电压信号线VINI、存储电容C和电源线VDD;所述薄膜晶体管的栅极连接至扫描电压信号线SCAN1,其第一电极、第二电极分别连接至存储电容C和初始化电压信号线VINI;其特征在于,还包括一条复用连接线;其中,所述复用连接线,其与初始化电压信号线VINI和扫描电压信号线SCAN1均存在交叠,但在同一时刻,其至少与所述初始化电压信号线VINI和扫描电压信号线SCAN1的其一电性连通。

【技术特征摘要】
1.一种可改变初始化电位的像素架构,包括薄膜晶体管、扫描电压信号线(SCAN1)、初始化电压信号线(VINI)、存储电容(C)和电源线(VDD);所述薄膜晶体管的栅极连接至扫描电压信号线(SCAN1),其第一电极、第二电极分别连接至存储电容(C)和初始化电压信号线(VINI);其特征在于,还包括一条复用连接线;其中,所述复用连接线,其与初始化电压信号线(VINI)和扫描电压信号线(SCAN1)均存在交叠,但在同一时刻,其至少与所述初始化电压信号线(VINI)和扫描电压信号线(SCAN1)的其一电性连通。2.根据权利要求1所述的可改变初始化电位的像素架构,其特征在于,所述初始化电压信号线(VINI),用于为存储电容(C)提供一个恒压的初始化电信号。3.根据权利要求1所述的可改变初始化电位的像素架构,其特征在于,所述扫描电压信号线(SCAN1)提供的多阶电平信号为二阶电平电压信号时,第二电平(V2)用于控制薄膜晶体管的关闭,第三电平(V3)用于控制所述薄膜晶体管的开启,且第二电平(V2)与第三电平(V3)均不等于第一电平(V1)的电压;所述第一电平(V1)即初始化电压信号线(VINI)的电压。4.根据权利要求1所述的可改变初始化电位的像素架构,其特征在于,所述扫描电压信号线(SCAN1)提供的多阶电平信号为三阶电平电压信号时,第二电平(V2)用于控制薄膜晶体管的关闭,第三电平(V3)用于控制薄膜晶体管的开启,第四电平(V4)用于存储电容(C)的初始化,且第二电平(V2)、第三电平(V3)和第四电平(V4)均不等于第一电平(V1)的电压;所述第一电平(V1)即初始化电压信号线(VINI)的电压。5.根据权利要求1所述的可改变初始化电位的像素架构,其特征在于...

【专利技术属性】
技术研发人员:韩珍珍朱修剑
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1