时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法技术方案

技术编号:11182447 阅读:100 留言:0更新日期:2015-03-25 11:44
时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法,经由对齐位置接收参考时钟脉冲信号而产生功能时钟脉冲,功能时钟脉冲经由时钟脉冲路径提供至功能电路。时钟脉冲系统包括一低频带锁相回路、高频带锁相回路、以及一延迟路径。低频带锁相回路接收参考时钟脉冲信号与回授时钟脉冲以提供滤波时钟脉冲。高频带锁相回路接收滤波时钟脉冲并提供功能时钟脉冲,高频带锁相回路并具有一回授输入端以经由本地回授路径耦接高频带锁相回路的输出端。延迟路径耦接低频带锁相回路的输出端以及对齐位置间以提供回授时钟脉冲至低频带锁相回路。延迟路径与时钟脉冲路径基本上相匹配。低频带锁相回路与高频带锁相回路的频宽分别用来降低输入抖动与内部抖动。

【技术实现步骤摘要】

本专利技术关于时钟脉冲信号产生方法以及装置,特别关于利用具有匹配时钟脉冲延迟路径的低频带锁相回路以产生低抖动的时钟脉冲信号,且利用具有本地回授路径的至少一高频带锁相回路以降低抖动。
技术介绍
传统的时钟脉冲产生系统通常包括至少一锁相回路,用以乘上参考时钟脉冲信号的频率以产生一或多高频时钟脉冲信号,该时钟脉冲信号作为同步或定时的目的,并提供给集成电路的功能电路、半导体芯片或类似装置使用。锁相回路所产生的每一时钟脉冲信号均送回至该锁相回路的回授输入端,用以将回授的时钟脉冲信号与参考信号的相位以及频率同步。尽管参考信号以及输出的时钟脉冲信号可能具有相同的频率,回授路径上的除频器(固定的或可编程化)可用来增加相对于参考时钟脉冲信号的频率的输出时钟脉冲信号。因此,每一锁相回路可乘上频率以得到较高频率的时钟脉冲信号。功能电路根据芯片或系统的类型所决定,例如,一微处理器芯片通常包括一或多处理核心、一或多存储器阵列(即L1与L1快取存储器)、许多处理器支援电路以及功能方块、许多输出/输入功能等等。由锁相回路产生的每一时钟脉冲信号,可经由包括导线等时钟脉冲传输系统传送至整个芯片。参考时钟脉冲信号可由外部来源所提供,且通常包括一特定电位的输入杂讯而产生一第一类型的抖动,在此称为输入抖动(input jitter)。抖动为时钟脉冲周期至周期的边缘上不受欢迎的偏差或变异。输入抖动也可能经由时钟脉冲回授路径所产生,并馈入至每一锁相回路的回授输入端。输入抖动也可能为芯片的热杂讯所造成、或由芯片上的温度梯度所造成。时钟脉冲传输系统可结合导线、缓冲器、反相器及/或时钟脉冲中继器、或种种类似方式,用以在系统(例如半导体芯片)间传输时钟脉冲。这些时钟脉冲树装置会随时间、电压以及温度梯度的改变而导入延迟,而这些变动将产生时钟脉冲抖动。供应电压(如VDD以及VSS)在不同芯片与时钟脉冲系统上可能有极大差异,这将造成时钟脉冲边缘的时序偏移,因而产生周期至周期间的时钟脉冲抖动。同样的,芯片间的温度梯度也会造成输入抖动。输入抖动(或回授输入端的抖动)会传送至锁相回路的输出端且馈入至锁相回路的控制回路中。第二类型的抖动在此称为内部抖动(internal jitter),此种抖动为锁相回路本身或其他因素所产生。内部产生的杂讯可由许多来源而造成,包括电路元件(如电荷泵(charge pump)、压控振荡器(VCO)等等),或是外部来源(如供应电压)。内部杂讯也可由锁相回路中的热杂讯所造成、或是由施加至锁相回路元件的供应电压变动所造成。内部抖动传送至锁相回路输出端则是不乐见的。所有的抖动为第一型抖动(输入抖动)与第二行抖动(内部抖动)的总和。在公知架构中,设计者试图调整锁相回路的频宽以降低抖动。设计者可设定或调整锁相回路的频宽,使其基本上与频率无关。输入抖动可利用低频锁相回路来滤除或以降低抖动等方式被降低,但却挡不住内部抖动。高频锁相回路可滤除内部抖动,却挡不住输入抖动。所以,锁相回路的设计者不得不在频宽以及无法同时降低两种抖动之间妥协。尽管输入抖动以及内部抖动可能于频率调整中降低至某种程度,但是这两种抖动的总和仍然很显著。因此,当系统操作于较高频率时,通常会设计为具有适当的频率边限用以容忍最差的抖动,以确保能正常动作。因此亟需一种能降低抖动以改善所分布时钟脉冲信号的频谱完整性的技术,用以降低抖动并放宽频率设计的限制,且得以提升效率以及执行效能。
技术实现思路
为达到上述目的,本申请提供一种时钟脉冲系统,用以经由一对齐位置接收一参考时钟脉冲信号,并且产生一功能时钟脉冲信号,其中上述功能时钟脉冲信号经由一时钟脉冲路径提供至一功能电路,该时钟脉冲系统包括:一低频带锁相回路,具有接收上述参考时钟脉冲信号的参考输入端、接收一回授时钟脉冲信号的回授输入端、以及提供一滤波时钟脉冲信号的输出端;一高频带锁相回路,具有接收上述滤波时钟脉冲信号的参考输入端、提供上述功能时钟脉冲信号的输出端、以及经由一本地回授路径耦接至上述高频带锁相回路的上述输出端的回授输入端;以及一延迟路径,耦接于上述低频带锁相回路的上述输出端以及上述对齐位置之间,用以提供上述回授时钟脉冲信号至上述低频带锁相回路,其中上述延迟路径用来产生一延迟而与承载上述功能时钟脉冲信号的上述时钟脉冲路径相匹配。上述的时钟脉冲系统,其中上述低频带锁相回路的频带的选择用以降低输入抖动,其中上述高频带锁相回路的频带的选择用以降低内部抖动。上述的时钟脉冲系统,其中上述低频带锁相回路所产生的上述滤波时钟脉冲信号的频率大约与上述参考时钟脉冲信号的频率相同,上述高频带锁相回路所产生的上述功能时钟脉冲信号的频率大于上述滤波时钟脉冲信号的频率。上述的时钟脉冲系统,其中上述本地回授路径与上述高频带锁相回路承受大致相同的电压以及大致相同的温度。上述的时钟脉冲系统,其中上述延迟路径与上述时钟脉冲路径具有大致上相同的时序延迟以及电气特性。上述的时钟脉冲系统,其中上述延迟路径与上述时钟脉冲路径具有相同数目的缓冲器。上述的时钟脉冲系统,其中还包括:一内部接合垫,作为上述对齐位置;一参考时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的上述参考输入端,用以承载上述参考时钟脉冲信号;一回授时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的上述回授输入端,用以承载上述回授时钟脉冲信号;以及其中上述参考时钟脉冲路径以及上述回授时钟脉冲路径大致上相互匹配。上述的时钟脉冲系统,其中上述功能时钟脉冲信号包括经由多个时钟脉冲路径而提供至多个功能电路的多个功能时钟脉冲信号,其中上述高频带锁相回路包括多个高频带锁相回路,且上述高频带锁相回路每一者皆具有接收上述滤波时钟脉冲信号的参考输入端、提供对应上述功能时钟脉冲信号的一者的输出端、以及经由对应多个本地回授路径的一者而耦接至对应的输出端。上述的时钟脉冲系统,其中上述时钟脉冲路径的每一者大致上相互匹配,且与上述延迟路径匹配。上述的时钟脉冲系统,其中还包括:一时钟脉冲分布电路;其中上述高频带锁相回路包括多个高频带锁相回路,上述高频带锁相回路的每一者具有接收上述滤波时钟脉冲信号的参考输入端、提供对应的多个可选的时钟脉冲信号的一者至上述时钟脉冲分布电路的输出端以及经由对应的多个本地回授路径的一者耦接至对应的输出端的回授输入端;以及其中上述时钟脉冲分布电路选择上述可选的时钟脉冲本文档来自技高网
...
<a href="http://www.xjishu.com/zhuanli/61/201410347277.html" title="时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法原文来自X技术">时钟脉冲系统、时钟脉冲集成电路以及时钟脉冲产生方法</a>

【技术保护点】
一种时钟脉冲系统,其特征在于,用以经由一对齐位置接收一参考时钟脉冲信号,并且产生一功能时钟脉冲信号,其中上述功能时钟脉冲信号经由一时钟脉冲路径提供至一功能电路,该时钟脉冲系统包括:一低频带锁相回路,具有接收上述参考时钟脉冲信号的参考输入端、接收一回授时钟脉冲信号的回授输入端、以及提供一滤波时钟脉冲信号的输出端;一高频带锁相回路,具有接收上述滤波时钟脉冲信号的参考输入端、提供上述功能时钟脉冲信号的输出端、以及经由一本地回授路径耦接至上述高频带锁相回路的上述输出端的回授输入端;以及一延迟路径,耦接于上述低频带锁相回路的上述输出端以及上述对齐位置之间,用以提供上述回授时钟脉冲信号至上述低频带锁相回路,其中上述延迟路径用来产生一延迟而与承载上述功能时钟脉冲信号的上述时钟脉冲路径相匹配。

【技术特征摘要】
2013.07.22 US 61/857,013;2013.09.18 US 14/030,5601.一种时钟脉冲系统,其特征在于,用以经由一对齐位置接收一参考时
钟脉冲信号,并且产生一功能时钟脉冲信号,其中上述功能时钟脉冲信号经由
一时钟脉冲路径提供至一功能电路,该时钟脉冲系统包括:
一低频带锁相回路,具有接收上述参考时钟脉冲信号的参考输入端、接收
一回授时钟脉冲信号的回授输入端、以及提供一滤波时钟脉冲信号的输出端;
一高频带锁相回路,具有接收上述滤波时钟脉冲信号的参考输入端、提供
上述功能时钟脉冲信号的输出端、以及经由一本地回授路径耦接至上述高频带
锁相回路的上述输出端的回授输入端;以及
一延迟路径,耦接于上述低频带锁相回路的上述输出端以及上述对齐位置
之间,用以提供上述回授时钟脉冲信号至上述低频带锁相回路,其中上述延迟
路径用来产生一延迟而与承载上述功能时钟脉冲信号的上述时钟脉冲路径相
匹配。
2.如权利要求1所述的时钟脉冲系统,其特征在于,上述低频带锁相回路
的频带的选择用以降低输入抖动,其中上述高频带锁相回路的频带的选择用以
降低内部抖动。
3.如权利要求1所述的时钟脉冲系统,其特征在于,上述低频带锁相回路
所产生的上述滤波时钟脉冲信号的频率大约与上述参考时钟脉冲信号的频率
相同,上述高频带锁相回路所产生的上述功能时钟脉冲信号的频率大于上述滤
波时钟脉冲信号的频率。
4.如权利要求1所述的时钟脉冲系统,其特征在于,上述本地回授路径与
上述高频带锁相回路承受大致相同的电压以及大致相同的温度。
5.如权利要求1所述的时钟脉冲系统,其特征在于,上述延迟路径与上述
时钟脉冲路径具有大致上相同的时序延迟以及电气特性。
6.如权利要求1所述的时钟脉冲系统,其特征在于,上述延迟路径与上述
时钟脉冲路径具有相同数目的缓冲器。
7.如权利要求1所述的时钟脉冲系统,其特征在于,还包括:
一内部接合垫,作为上述对齐位置;
一参考时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的
上述参考输入端,用以承载上述参考时钟脉冲信号;
一回授时钟脉冲路径,耦接于上述内部接合垫以及上述低频带锁相回路的
上述回授输入端,用以承载上述回授时钟脉冲信号;以及
其中上述参考时钟脉冲路径以及上述回授时钟脉冲路径大致上相互匹配。
8.如权利要求1所述的时钟脉冲系统,其特征在于,上述功能时钟脉冲信
号包括经由多个时钟脉冲路径而提供至多个功能电路的多个功能时钟脉冲信
号,其中上述高频带锁相回路包括多个高频带锁相回路,且上述高频带锁相回
路每一者皆具有接收上述滤波时钟脉冲信号的参考输入端、提供对应上述功能
时钟脉冲信号的一者的输出端、以及经由对应多个本地回授路径的一者而耦接
至对应的输出端。
9.如权利要求1所述的时钟脉冲系统,其特征在于,上述时钟脉冲路径的
每一者大致上相互匹配,且与上述延迟路径匹配。
10.如权利要求1所述的时钟脉冲系统,其特征在于,还包括:
一时钟脉冲分布电路;
其中上述高频带锁相回路包括多个高频带锁相回路,上述高频带锁相回路
的每一者具有接收上述滤波时钟脉冲信号的参考输入端、提供对应的多个可选
的时钟脉冲信号的一者至上述时钟脉冲分布电路的输出端以及经由对应的多
个本地回授路径的一者耦接至对应的输出端的回授输入端;以及
其中上述时钟脉冲分布电路选择上述可选的时钟脉冲信号的一者作为上
述功能时钟脉冲信号。
11.如权利要求10所述的时钟脉冲系统,其特征在于,上述可选的时钟脉
冲信号的每一者以及上述滤波时钟脉冲信号沿着对应的多个匹配时钟脉冲路
径的一者而传送,上述多个匹配时钟脉冲路径介于上述低频带锁相回路、上述
高频带锁相回路以及上述时钟脉冲分布电路之间。
12.一种时钟脉冲集成电路,其特征在于,包括:
至少一功能电路;
一内部接合垫,接收以及传递一外部参考时钟脉冲信号以及一回授时钟脉
冲信号;
一低频带锁相回路,具有接收上述参考时钟脉冲信号的参考输入端、接收
上述回授时钟脉冲信号的回授输入端以及提供一滤波时钟脉冲信号的输出端;
至少一高频带...

【专利技术属性】
技术研发人员:达鲁斯·D·嘉斯金斯詹姆斯·R·隆柏格
申请(专利权)人:威盛电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1