一种LED显示驱动芯片和LED显示屏制造技术

技术编号:11115116 阅读:137 留言:0更新日期:2015-03-05 20:28
本申请公开了一种LED显示驱动芯片,包括:上游控制器、行电压源和与上游控制器相连的列电流源,列电流源的行输出端与行电压源的输入端相连,列电流源的处理过程还包括:解析得到由上游控制器输出的控制命令所对应的总的行电源数后,输出行编码控制信号,同时将于行编码控制信号相匹配的行显示数据入到列电流源的输出端。上游控制器将控制数据统一发送至列电流源中,由列电流源同时控制扫描行和列输出,由于行电压源与列电流源设置在同一块单元板上,因此在行编码控制信号由列电流源传输到行电压源的过程中,不必跨单元板传输,因此不存在由于信号在单元板间传输造成的EMI干扰的问题。

【技术实现步骤摘要】

本申请涉及LED显示控制
,更具体地说,涉及一种LED显示驱动芯片和LED显示屏
技术介绍
参见图1,图1为现有技术中的LED显示屏的结构图,1为上游控制器,2为列电流源、3为行电压源,4为LED二极管矩阵电路,在现有的LED显示驱动芯片中,采用的串行总线(SPI)一般包括DCLK串行总线、SDI串行总线、LE串行总线、GCLK串行总线以及SDO串行总线,其中SDO串行总线为SDI串行总线的移位输出(如移位16Bit),这一组串行总线控制LED显示的列电流源2。而行输出为电压源3,依据显示屏选用的占空比(Duty)来决定行总线的数量,如Duty=1/16(16扫),则行总线为4个输入口,定义为A[3:0],当然,如果Duty=1/32,则行总线为5个输入口,定义为A[4:0]。行总线和列总线的输出信号都由上游控制器(Host)1来控制,上游控制器1把图像切割成一行行图像数据,用串行总线DCLK,SDI,LE,SDO将行数据送到列电流源控制器中,这些数据在列电流源控制器内,依据GCLK串行总线的时钟信号来控制列电流源1的输出时间,同时Host同步控制行电压源3,以实现LED显示屏的动态控制;需要指出的是,所述Host与所述行电压源3和列电流源2位于不同的单元板上,所述Host在向所述行电压源输出行编码控制信号A[3:0]时,存在电磁波(Electromagnetic Interference,EMI)干扰。
技术实现思路
有鉴于此,本申请提供一种LED显示驱动芯片,用于解决上游控制器Host向行电压源输出行编码控制信号A[3:0]时,存在电磁波(Electromagnetic Interference,EMI)干扰。为了实现上述目的,现提出的方案如下:一种LED显示驱动芯片,包括:上游控制器、行电压源和与所述上游控制器相连的列电流源,其中:所述列电流源的行输出端与所述行电压源的输入端相连;所述列电流源的处理过程还包括:解析得到由所述上游控制器输出的控制命令所对应的总的行电源数后,输出行编码控制信号,同时将于所述行编码控制信号相匹配的行显示数据入到列电流源的输出端。优选的,上述LED显示驱动芯片,所述列电流源包括:通过串行总线与所述上游控制器相连的第一逻辑单元;与所述第一逻辑单元相连的PWM控制信号输出单元;与所述第一逻辑单元相连的存储器;与所述存储器和所述第一逻辑单元相连的第一列逻辑发生器;所述第一逻辑单元用于通过串行总线由上游控制器下载行显示数据到所述存储器中、下载所述控制命令到第一列逻辑发生器中并将由存储器获得的显示数据发送至PWM控制信号输出单元中;所述PWM控制信号输出单元用于依据获取到的行显示数据输出PWM控制信号;所述第一列逻辑发生器用于对所述控制命令进行解析,得到所述控制命令对应的总的行电源数后,向行电压源输出行编码控制信号,同时调取所述存储器中与所述行编码控制信号相匹配的行显示数据至所述第一逻辑单元中。优选的,上述LED显示驱动芯片,所述列电流源包括:通过串行总线与所述上游控制器相连的第二逻辑单元;与所述第二逻辑单元相连的PWM控制信号输出单元;与所述第二逻辑单元相连的存储器;与所述第二逻辑单元相连的第二列逻辑发生器;所述第二逻辑单元用于通过串行总线由上游控制器下载行显示数据至所述存储器、下载并解析由所述上游控制器发送的控制命令,得到所述控制命令对应的总的行电源数后,控制所述第二列逻辑发生器向行电压源输出行编码控制信号,同时由所述存储器中调取并发送与所述行编码控制信号相匹配的行显示数据至PWM控制信号输出单元;所述第二列逻辑发生器与所述第二逻辑单元相连,用于依据所述第二逻辑单元解析得到所述控制命令对应的总的行电源数后,向行电压源输出行编码控制信号。优选的,上述LED显示驱动芯片,包括:所述行编码控制信号为逻辑控制信号或脉冲控制信号。一种LED显示屏,包括:二极管矩阵电路,还包括上述任意一项公开的LED显示驱动芯片。从上述的技术方案可以看出,本申请公开的LED显示驱动芯片中所述上游控制器将控制数据统一发送至所述列电流源中,由所述列电流源同时控制扫描行和列输出,即本申请上述实施例公开的列电流源在输出列电流的同时,还同时控制行电压源的输出编码,由于所述行电压源与所述列电流源设置在同一块单元板上,因此在所述行编码控制信号由列电流源传输到所述行电压源的过程中,不必跨单元板传输,因此不存在由于信号在单元板间传输造成的EMI干扰的问题。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。图1为现有技术中的LED显示屏的结构图;图2为本申请实施例公开的一种LED显示驱动芯片的结构图;图3为本申请实施例公开的一种列电流源的结构图;图4为本申请另一实施例公开的一种列电流源的结构图。具体实施方式针对于现有技术中的技术方案所述Host在向所述行电压源输出行编码控制信号A[3:0]时,存在电磁波(Electromagnetic Interference,EMI)干扰而造成信号失真的问题,本申请公开了一种LED显示驱动芯片。下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图2为本申请实施例公开的一种LED显示驱动芯片的结构图。图3为本申请实施例公开的一种列电流源的结构图。参见图2和图3,本申请实施例公开的LED显示驱动芯片包括:上游控制器1、列电流源5和行电压源3;所述列电流源5包括:通过串行总线与所述上游控制器1相连的第一逻辑单元101和与所述第一逻辑单元101输出端相连的PWM控制信号输出单元504(CH[0:15]PWM),所述列电流源5的行输出端(A[3:0])与所述行电压源3的输入端(A[3:0])相连;所述列电流源5的处理过程还包括:通过串行总线获取到上游控制器1输出的控制命令,并解析得到由所述上游控制器本文档来自技高网
...
一种LED显示驱动芯片和LED显示屏

【技术保护点】
一种LED显示驱动芯片,包括:上游控制器、行电压源和与所述上游控制器相连的列电流源,其特征在于,包括:所述列电流源的行输出端与所述行电压源的输入端相连;所述列电流源的处理过程还包括:解析得到由所述上游控制器输出的控制命令所对应的总的行电源数后,输出行编码控制信号,同时将于所述行编码控制信号相匹配的行显示数据入到列电流源的输出端。

【技术特征摘要】
1.一种LED显示驱动芯片,包括:上游控制器、行电压源和与所述上
游控制器相连的列电流源,其特征在于,包括:
所述列电流源的行输出端与所述行电压源的输入端相连;
所述列电流源的处理过程还包括:
解析得到由所述上游控制器输出的控制命令所对应的总的行电源数后,
输出行编码控制信号,同时将于所述行编码控制信号相匹配的行显示数据入
到列电流源的输出端。
2.根据权利要求1所述的LED显示驱动芯片,其特征在于,所述列电
流源包括:
通过串行总线与所述上游控制器相连的第一逻辑单元;
与所述第一逻辑单元相连的PWM控制信号输出单元;
与所述第一逻辑单元相连的存储器;
与所述存储器和所述第一逻辑单元相连的第一列逻辑发生器;
所述第一逻辑单元用于通过串行总线由上游控制器下载行显示数据到所
述存储器中、下载所述控制命令到第一列逻辑发生器中并将由存储器获得的
显示数据发送至PWM控制信号输出单元中;
所述PWM控制信号输出单元用于依据获取到的行显示数据输出PWM控
制信号;
所述第一列逻辑发生器用于对所述控制命令进行解析,得到所述控制命
令对应的总的行电源数后,向行电压源输出行编码控制信号,同时调取所述
存储器...

【专利技术属性】
技术研发人员:范立新
申请(专利权)人:开源集成电路苏州有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1