【技术实现步骤摘要】
一种基于FPGA的PPS系统补偿装置
本技术涉及一种时钟补偿装置,具体说是一种基于FPGA芯片的PPS系统补偿 目.ο
技术介绍
基站数字集群网需要PPS定时同步,且要求高精度,PPS直接传递的话,到达用户终端时将产生延时,导致数字集群网不同步。一般的解决方案是在用户终端增加PPS同步补偿装置。 现有的PPS同步补偿装置结构,PPS的传递一般是通过各种传输介质,输送到各个用户终端。而因为介质种类,传输损耗,传输距离的不一样,时钟到达各个用户终端后,PPS会发生不同程序的延时偏移。传统的解决方案是人为的注入补偿。但这种方法有三个不足之处,第一,需要大量的测量数据,而且位于不同地点的不同用户终端,都需要重新测试,重新设置补偿参数,工作量大,涉及区域广,人力成本高。第二,因为用户终端的异样性,注入的参数在延时范围过大,导致通过人为测量后设置的参数精度过低。第三,每个用户终端都需要设置一台PPS同步补偿装置,系统复杂、造价昂贵。
技术实现思路
本技术的目的在于解决已有技术中在用户终端增加PPS同步补偿装置带来的测量数据次数多、工作量大、精度低、成本高的不足,提供一种结构设计合理,系统简单,易于操作,提高精度,降低成本的基于FPGA现场可编程的PPS系统补偿装置。 本基于FPGA的PPS系统补偿装置是通过以下技术方案实现的: 一种基于FPGA的PPS系统补偿装置,其特殊之处在于包括接收源PPS信号的时间源接收同步组件1,时间源接收同步组件I的输出端分别连接有延时调整组件2、延时测量组件3,延时调整组件2的输出端连接有多路PPS输 ...
【技术保护点】
一种基于FPGA的PPS系统补偿装置,其特征在于包括接收源PPS信号的时间源接收同步组件(1),时间源接收同步组件(1)的输出端分别连接有延时调整组件(2)、延时测量组件(3),延时调整组件(2)的输出端连接有多路PPS输入输出组件(4),多路PPS输入输出组件(4)与用户端连接,用户端输入的信号经过多路PPS输入输出组件(4)与延时测量组件(3)连接,延时测量组件(3)与延时调整组件(2)之间连接有参数存储组件(5)。
【技术特征摘要】
1.一种基于FPGA的PPS系统补偿装置,其特征在于包括接收源PPS信号的时间源接收同步组件(1),时间源接收同步组件(I)的输出端分别连接有延时调整组件(2)、延时测量组件(3 ),延时调整组件(2 )的输出端连接有多路PPS输入输出组件(4),多路PPS输入输出组件(4)与用户...
【专利技术属性】
技术研发人员:王波,史亚萍,涂桂旺,邱旭强,
申请(专利权)人:烟台持久钟表有限公司,
类型:新型
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。