本发明专利技术涉及存储器控制装置及其控制方法、主计算机、信息处理系统。存储器控制装置包括:地址转换信息保持部分,保持选自包含将逻辑地址与存储器装置的物理地址相关联的多个条目的地址转换信息的部分条目;地址转换信息获取单元,当包含由主计算机指定的逻辑地址的条目未被保持在所述地址转换信息保持部分中时,地址转换信息获取单元从主计算机获取未被保持的条目并使地址转换信息保持部分保持所述条目;地址转换单元,基于被保持在地址转换信息保持部分中的条目将指定的逻辑地址转换为物理地址;以及数据传送单元,执行其中传送数据使用所转换的物理地址来传送的数据传送过程。
【技术实现步骤摘要】
存储器控制装置及其控制方法、主计算机、信息处理系统相关申请的交叉引用本申请要求于2013年8月14日提交的日本在先专利申请JP2013-168419的权益,将其全部内容通过引用结合于此。
本专利技术涉及存储器控制装置、主计算机、信息处理系统以及控制存储器控制装置的方法。更具体地,本专利技术涉及其中的每一个都能够执行地址转换的存储器控制装置、主计算机、信息处理系统和控制存储器控制装置的方法。
技术介绍
在现有技术中,在存储器装置的管理中,执行地址转换以将逻辑地址转换为存储器装置的物理地址。这是因为地址转换允许灵活程序的设计和非易失性存储器的硬件评级(ware leveling)。在地址转换中,通常,使用包含将逻辑地址与物理地址相关联的多个条目的地址转换信息。地址转换信息的数据大小对应于存储器装置的存储容量的增加而增力口。因此,在其中地址转换装置(诸如存储器控制器)保持地址转换信息的所有条目的配置中,存在将会用尽地址转换装置的资源的余量(margin)的问题以及地址转换装置的成本将由于资源的增加的供应而增加的问题。 因此,提出了其中执行地址转换的存储器控制器保持地址转换信息的条目的一部分的存储器系统(例如,参见日本待审专利申请公开N0.2001-142774和日本待审专利申请公开N0.2007-280329)。在存储器系统中,地址转换信息中的所有条目与用户数据一起存储在非易失性存储器中,并且存储器控制器读出一部分条目。存储器控制器将读取的条目保持在存储器控制器本身的随机访问存储器(RAM)中。如果存储器控制器在RAM中保持包含由主计算机指定的逻辑地址的条目,则存储器控制器基于条目执行地址转换。同时,如果存储器控制器未保持包含所指定的逻辑地址的条目,则存储器控制器从非易失性存储器中读取条目并执行地址转换。一旦逻辑地址被转换为非易失性存储器的物理地址,则存储器控制器访问物理地址并在其本身与非易失性存储器之间传送用户数据。
技术实现思路
然而,在上述现有技术的技术中,存在数据的传送速率将会降低的问题。在上述存储器系统中,存储器控制器可能不能从非易失性存储器中读取地址转换信息并且不能同时传送用户数据。这是因为地址转换信息和用户数据都经由存储器控制器与非易失性存储器之间的接口(数据线等)来传送。因此,当读取地址转换信息时,存在用户数据的传送被延迟了读取地址转换信息所花费的延迟时间的量的问题。 期望增加在信息处理系统中的数据的传送速度。 根据本公开的实施方式,提供了存储器控制装置和控制存储器控制装置的方法。存储器控制装置包括地址转换信息保持单元、地址转换信息获取单元、地址转换单元和数据传送单元。地址转换信息保持单元保持选自地址转换信息的一部分条目,地址转换信息包含将逻辑地址与存储器装置的物理地址关联的多个条目。当在地址转换信息中未保持包含由主计算机指定的逻辑地址的条目时,地址转换信息获取单元从主计算机获取未被保持的条目并使地址转换信息保持单元保持该条目。地址转换单元基于保持在地址转换信息保持单元中的条目将指定的逻辑地址转换为物理地址。数据传送单元执行其中传送数据使用所转换的物理地址来传送的数据传送过程。因此,实现了从主计算机获取未被保持在地址转换信息保持单元中的条目并且传送数据被传送的效果。 存储器控制装置可进一步包括访问频率保持单元,对于每个条目,访问频率保持单元保持与对应于条目的逻辑地址相关的访问频率。数据传送单元可进一步执行初始化处理,初始化处理包括选择部分条目、优先访问频率高的条目以及使地址转换信息保持单元保持所选择的条目的过程。因此,实现了选自部分条目、优选访问频率高的条目的效果。 数据传送单元可执行初始化处理,初始化处理进一步包括从存储器装置中获取所有条目并将条目传送至主计算机的处理。因此,实现了来自存储器装置的所有条目被传送到主计算机的效果。 由主计算机指定的地址可以是物理地址或逻辑地址。当由主计算机指定的地址是逻辑地址时,地址转换单元可基于条目将被指定的逻辑地址转换为物理地址。数据传送单元可使用由主计算机指定的物理地址或转换的物理地址来传送所述传送数据。因此,实现了使用由主计算机指定的物理地址或转换的物理地址来执行传送的效果。 由主计算机指定的地址可以是逻辑地址和物理地址或逻辑地址。当由主计算机指定的地址是逻辑地址和物理地址时,地址转换单元可基于指定的物理地址更新对应于指定的逻辑地址的条目。因此,实现了以下效果:当指定的地址是逻辑地址和物理地址时,基于指定的物理地址更新对应于所指定的逻辑地址的条目。 主计算机可为存储器控制单元提供指定物理地址或逻辑地址的命令以及指示逻辑地址和被新分配给逻辑地址的物理地址的通知。当通知被提供给地址转换单元时,地址转换单元可基于由通知所指示的物理地址更新对应于由通知所指示的逻辑地址的条目。因此,实现了以下效果:当提供指示逻辑地址和新分配到逻辑地址的物理地址的通知时,基于由通知所指示的物理地址更新对应于由通知所指定的逻辑地址的条目。 根据本专利技术另一个实施方式,提供了一种主计算机,其包括保持单元、地址转换单元和命令单元。保持单元保持包含将逻辑地址与存储器装置的物理地址关联的多个条目的地址转换信息。当在存储器装置与主计算机之间传送的传送数据的数据大小小于预定大小时,地址转换单元基于被保持的条目将逻辑地址转换为物理地址。命令单元指定逻辑地址或所转换的物理地址并指示存储器控制装置传送所述传送数据。因此,实现了传送指示逻辑地址或所转换的物理地址的传送数据的效果。 主计算机可进一步包括地址转换信息管理单元,地址转换信息管理单元为存储器控制装置提供指示逻辑地址和被新分配到逻辑地址的物理地址的通知。保持单元可进一步将未被分配逻辑地址的物理地址作为空闲物理地址来保持。当物理地址未与逻辑地址相关联时,地址转换单元可将空闲物理地址重新分配给逻辑地址。因此,实现了以下效果:当物理地址未与逻辑地址相关联时,空闲物理地址被重新分配给逻辑地址,并且为存储器控制装置提供指示逻辑地址和被新分配到逻辑地址的物理地址的通知。 当在存储器装置与主计算机之间传送的传送数据的数据大小小于预定大小并且物理地址未与逻辑地址相关联时,地址转换单元可基于被保持的条目将逻辑地址转换为物理地址。因此,实现了以下效果:当传送数据的数据大小小于预定大小并且物理地址未与逻辑地址相关联时,逻辑地址被转换为物理地址。 根据本专利技术的又一实施方式,提供了一种信息处理系统,其包括主计算机、地址转换信息保持单元、地址转换信息获取单元、地址转换单元和数据传送单元。主计算机保持包含将逻辑地址与存储器装置的物理地址关联的多个条目的地址转换信息。地址转换信息保持单元保持选自地址转换信息的一部分条目。当包含由主计算机指定的逻辑地址的条目未被保持在地址转换信息保持单元中时,地址转换信息获取单元从主计算机获取未被保持的条目并使地址转换信息保持单元保持所述条目。地址转换单元基于保持在地址转换信息保持单元中的条目将指定的逻辑地址转换为物理地址。数据传送单元执行其中传送数据使用所转换的物理地址来传送的数据传送过程。因此,实现了从主计算机中获取未保持在地址转换信息保持单元中的条目并传送所述传送数据的效果。 本文档来自技高网...
【技术保护点】
一种存储器控制装置,包括:地址转换信息保持单元,保持选自地址转换信息的部分条目,所述地址转换信息包含将逻辑地址与存储器装置的物理地址相关联的多个条目;地址转换信息获取单元,当包含由主计算机所指定的所述逻辑地址的条目未被保持在所述地址转换信息保持单元中时,所述地址转换信息获取单元从所述主计算机获取未被保持的所述条目并使所述地址转换信息保持单元保持所述条目;地址转换单元,基于被保持在所述地址转换信息保持单元中的所述条目将所指定的逻辑地址转换为所述物理地址;以及数据传送单元,执行传送数据使用所转换的物理地址来传送的数据传送过程。
【技术特征摘要】
2013.08.14 JP 2013-1684191.一种存储器控制装置,包括: 地址转换信息保持单元,保持选自地址转换信息的部分条目,所述地址转换信息包含将逻辑地址与存储器装置的物理地址相关联的多个条目; 地址转换信息获取单元,当包含由主计算机所指定的所述逻辑地址的条目未被保持在所述地址转换信息保持单元中时,所述地址转换信息获取单元从所述主计算机获取未被保持的所述条目并使所述地址转换信息保持单元保持所述条目; 地址转换单元,基于被保持在所述地址转换信息保持单元中的所述条目将所指定的逻辑地址转换为所述物理地址;以及 数据传送单元,执行传送数据使用所转换的物理地址来传送的数据传送过程。2.根据权利要求1所述的存储器控制装置,进一步包括: 访问频率保持单元,为每个条目保持与对应于所述条目的所述逻辑地址相关的访问频率, 其中,所述数据传送单元进一步执行初始化处理,所述初始化处理包括选择部分所述条目、优先所述访问频率高的所述条目以及使所述地址转换信息保持单元保持所选择的条目的过程。3.根据权利要求2所述的存储器控制装置, 其中,所述数据传送单元执行进一步包括从所述存储器装置中获取所有所述条目以及将所述条目传送到所述主计算机的过程的初始化处理。4.根据权利要求1所述的存储器控制装置, 其中,由所述主计算机指定的地址是所述物理地址或所述逻辑地址, 其中,当由所述主计算机指定的所述地址是所述逻辑地址时,所述地址转换单元基于所述条目将被指定的所述逻辑地址转换为所述物理地址,并且 其中,所述数据传送单元使用由所述主计算机指定的物理地址或所转换的物理地址来传送所述传送数据。5.根据权利要求4所述的存储器控制装置, 其中,由所述主计算机指定的地址是所述逻辑地址和所述物理地址或者所述逻辑地址,并且 其中,当由所述主计算机指定的所述地址是所述逻辑地址和所述物理地址时,所述地址转换单元基于所指定的物理地址更新对应于所指定的逻辑地址的所述条目。6.根据权利要求4所述的存储器控制装置, 其中,所述主计算机为所述存储器控制单元提供指定所述物理地址或所述逻辑地址的命令以及指示所述逻辑地址和新分配给所述逻辑地址的所述物理地址的通知,并且 其中,当所述通知被提供给所述地址转换单元时,所述地址转换单元基于由所述通知所指示的所述物理地址更新与由所述通知指示的所述逻辑地址对应的所述条目。7.一种主计算机,包括: 保持单元,保持包含将逻辑地址与存储器装置的物理地址关联的多个条目的地址转换信息; 地址转换单元,当在所述存储器装置与所述主计算机之间传送的传送数据...
【专利技术属性】
技术研发人员:藤波靖,
申请(专利权)人:索尼公司,
类型:发明
国别省市:日本;JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。