在多层基底上产生槽线的方法及包括根据所述方法得到的用作隔离槽或天线的至少一个槽线的多层印刷电路技术

技术编号:11072429 阅读:160 留言:0更新日期:2015-02-25 11:45
本发明专利技术涉及一种用于在多层基底上实现短路槽线的方法,多层基底至少包括第一导电层、介质层和第二导电层,该方法包括以下步骤:-在第一导电层中蚀刻出具有电长度L的槽线(2);-在所述槽线周围,在第一导电层中蚀刻出第一带的具有电长度L1≤L的第一部分(5a);-在所述槽线周围,在第一导电层中蚀刻出所述第一带的具有电长度L2≤L的第二部分(5b);-在第二导电层中蚀刻出具有电长度L3的环形第二带(7);-将第二带的一端(8a)连接到第一带的第一部分,将第二带的另一端(8b)连接到第一带的第二部分,以形成导电回路。该方法主要用于实现隔离槽线和槽缝天线。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术总体上涉及用于无线系统的印刷电路板。更具体地,其涉及一种在多层基底上实现槽线的方法以及一种包括根据所述方法实现的至少一个槽线的多层印刷电路,所述槽线能够特别用作隔离槽或槽缝天线。
技术介绍
在无线通信领域中,MIMO(多输入多输出)电路日益得到使用,以增加传输通路的容量,并改进整个系统的操作。使用MIMO电路通常会导致对于相同板,实现的天线数量增加。另一方面,为了便于集成电路,天线现今直接印刷在PCB(印刷电路板)上。然而,通过运用物理定律,天线的长度和隔离元件的长度取决于波长。因此,当短路槽用于减少两个PIFA型天线之间的相互耦合时,对于在2.4GHz频带中的WiFi操作,槽的波长(必须基本上等于λg/4,λg为操作频率下的导波波长)给出约23mm的物理长度。该长度对于批量生产的印刷电路板的成本和大小限制而言是不可忽略的。然而,印刷电路板通常由具有多层结构的基底形成。
技术实现思路
因此,本专利技术提出使用印刷电路板的多层结构来实现可用作隔离线或槽缝天线的短路槽线,同时限制印刷电路板的大小。因此,本专利技术涉及一种用于在印刷电路的多层基底中实现短路槽线的方法,多层基底至少包括第一导电层、介质层和第二导电层,该方法包括以下步骤:-在第一导电层中蚀刻出具有电线L的槽线;-沿槽线的第一侧,在第一导电层中蚀刻出第一导电带的具有电长度L1≤L的第一部分;-沿槽线的第二侧,在第一导电层中蚀刻出所述第一导电带的具有电长度L2≤L的第二部分;-在第二导电层中蚀刻出具有电长度L3的环形第二导电带;-第二导电带的一端连接到第一导电带的第一部分,第二导电带的另一端连接到第一导电带的第二部分,以形成导电回路。根据本专利技术的另一特征,第一导电带的第一和第二部分的电长度L1和L2是相同的。根据本专利技术的另一特征,电长度L3基本上等于电长度L1和L2之和。根据特别实施例,槽线是电长度L<90°的线,优选地,槽线的电长度L=45°。根据另一实施例,第一导电带的第一和第二部分的电长度L1和L2等于45°。优选地,第一和第二导电带的总电长度基本上等于180°。本专利技术还涉及多层印刷电路,其特征在于,其包括如上所述实现的至少一个槽线。根据一个实施例,槽线是隔离槽。根据另一实施例,槽线是槽缝天线。在该情况下,为了改进槽缝天线的操作,确定第一带的第一和第二部分的槽通过断路槽扩展。本专利技术还涉及至少结合上述印刷电路的终端。附图说明在阅读对不同实施例的描述时,本专利技术的其它特征和优点会明显,该描述参考附图来进行,附图中:图1A和1B分别示出根据本专利技术的实现方法实现隔离槽的第一步骤以及给出返回的反射相位在输入点处与所述槽的频率的函数关系的曲线;图2A示出根据本专利技术的方法实现隔离槽的第二步骤,图2B示出给出返回的反射相位在输入点处与图2A的隔离槽的频率的函数关系的曲线;图3A和3B分别示出第一导电带和隔离槽的顶视图以及根据本专利技术的方法实现的隔离槽的顶视图;图4示出根据本专利技术的方法实现的隔离槽的透视图;图5是给出返回的反射相位在输入时与频率的函数关系的曲线,该曲线通过模拟比如图4所示隔离槽来获得;图6是表征根据现有技术的隔离槽的印刷电路板的示意俯视图;图7是印刷电路板和天线部分的示意俯视图,根据本专利技术的方法实现的隔离槽得以放大;图8A和8B分别示出通过模拟根据图6的现有技术的隔离槽或根据图7的本专利技术的隔离槽,获得的作为频率的函数的用于隔离和适应的曲线;图9给出在图6的隔离槽和图7的隔离槽的情况下,两个天线之间的隔离曲线;图10是根据本专利技术的方法实现的槽缝天线的示意透视图;以及图11、12和13是分别给出作为频率的函数的图10所示天线的适应、产量和增益(以dB表示)的曲线。具体实施方式首先参考图1至5描述根据本专利技术的方法在多层印刷电路板上实现隔离槽。在该情况下,印刷电路通过使用已知为FR4的基底(具有1mm的厚度)来实现。如图1A所示,在基底1的边缘蚀刻出包括激励点3的短路槽线2,根据本专利技术,槽线2具有小于90°的电长度,优选地具有选择成等于45°的电长度。在该特定实施例中,通过在槽本身上折叠槽来将槽线的长度分为两个,如下文更详细解释。然而,可以根据要获得的结果或实现所述板的限制来选择其它电长度。如图1A所示槽线通过使用HFSS 3D EM模拟器来模拟。为了模拟,如上所提及的,基底是FR4基底,槽线2具有1mm的宽度和10mm的长度。在上面提及的参数的情况下,获得给出返回的反射相位(度数)在输入点3处与频率的函数关系的曲线,如图1B所示。在该情况下,可以看出,对于电长度为约45°的槽,所获得的相位在2.45GHz的频率下接近90°,如点m1所示。更具体地,在图2A所示的第二步骤中,为了在槽线周围实现第一导电带的第一和第二部分,在槽线2周围蚀刻出围绕槽线2的薄槽4。在所模拟的实施例中,该槽4具有0.15mm的宽度,并与槽线2的边缘相距0.5mm的距离。其在基底1的导电层或上部地平面中蚀刻出。在该情况下,如图2B所示,曲线上的点m1的相位值类似于图1B所示,这表明,在槽线2周围蚀刻出的槽4不会改变主槽的行为。在下一步骤中,如图2A所示,短路部分2a敞开,以实现两个导电部分5a和5b,两个导电部分分别形成第一导电带的第一部分(具有电长度L1)和第一导电带的第二部分(具有电长度L2),如图3A所示。在随后的步骤中,如图3B所示,在与印刷电路的导电层1相对的第二导电层中实现环形第二导电带7。导电层7的两端8a和8b通过金属化孔连接起来,或者类似于实现在第一导电层上的第一带的第一和第二部分5a和5b的两端6a和6b那样。图4示出根据上述方法实现的隔离槽线的完整透视图,其中,相同的附图标记表示与参考图3A和3B所述的元件相同的元件。图4所示隔离槽使得如在短路四分之一波线的情况下,在输入端口3处获得的返回相位接近0°,电线长度大致分为两个。该结果在用于如图4所示隔离槽线的图5的适应曲线S11中示出。在该情况下,点m1示出通过模拟获得的返回相位在WiFi带的中心频率下在2.4GHz下接近0°。这可由以下事实解释,在由部分5a、7和5b形成的回路中,槽线周围的表面电流在回到输入端口之前执行两个电路,从而沿基本上等于180°的电长度行进。<本文档来自技高网...

【技术保护点】
在印刷电路的多层基底中实现短路槽线的方法,所述多层基底至少包括第一导电层、介质层和第二导电层,所述方法包括以下步骤:‑在所述第一导电层中蚀刻出具有电长度L的槽线(2,101);‑沿所述槽线的一侧,在所述第一导电层中蚀刻出第一导电带的具有电长度L1≤L的第一部分(5a,103a);‑沿所述槽线的另一侧,在所述第一导电层中蚀刻出所述第一导电带的具有电长度L2≤L的第二部分(5b,103b);‑在所述第二导电层中蚀刻出具有电长度L3的环形第二导电带(7,106);‑将所述第二导电带的一端(8a,108a)连接到所述第一导电带的第一部分,将所述第二导电带的另一端(8b,108b)连接到所述第一导电带的第二部分,以形成导电回路。

【技术特征摘要】
【国外来华专利技术】2012.05.14 FR 12543681.在印刷电路的多层基底中实现短路槽线的方法,所述多层基底至少
包括第一导电层、介质层和第二导电层,所述方法包括以下步骤:
-在所述第一导电层中蚀刻出具有电长度L的槽线(2,101);
-沿所述槽线的一侧,在所述第一导电层中蚀刻出第一导电带的具有
电长度L1≤L的第一部分(5a,103a);
-沿所述槽线的另一侧,在所述第一导电层中蚀刻出所述第一导电带
的具有电长度L2≤L的第二部分(5b,103b);
-在所述第二导电层中蚀刻出具有电长度L3的环形第二导电带(7,
106);
-将所述第二导电带的一端(8a,108a)连接到所述第一导电带的第一部
分,将所述第二导电带的另一端(8b,108b)连接到所述第一导电带的第二部
分,以形成导电回路。
2.如权利要求1所述的方法,其特征在于,所述槽线是具有电长度
L<90°的线。
3.如权利要求2所述的方法,其特征在于,所述槽线具...

【专利技术属性】
技术研发人员:D洛海因唐P米纳德JL罗伯特
申请(专利权)人:汤姆逊许可公司
类型:发明
国别省市:法国;FR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1