本实用新型专利技术提供了一种宽带信号采样和转换装置,倍频电路对输入基准时钟进行倍频,满足模/数转换部分所需采样时钟;放大电路将收到的不稳定的模拟信号经过放大或衰减,稳定在允许输入的电压范围内;模/数转换部分采用双通道ADC芯片,放大电路的输出信号送入到模/数转换部分中,每个通道中的模数信号采用单独的电路,两个通道接口同时并行接收差分信号,并同时进行模数转换,转换后的数字值被送往接口电路;数/模转换部分采用双通道DAC芯片,接口电路接收到的数字信号分别通过每个通道中的DAC转换成模拟输出信号,通过输出驱动电路进行输出。本实用新型专利技术对输入信号要求比较低,具有相当高的采样频率、位数和一定的动态范围。
【技术实现步骤摘要】
一种宽带信号采样和转换装置
本专利技术属于软件无线电以及宽带信号采集等领域,涉及一种宽带信号采样和转换 >J-U ρ?α装直。
技术介绍
应用前景广阔的软件无线电以及通信等领域均需要一种宽带高速高分辨率的模/数转换器(ADC)和数/模转换器(DAC),ADC和DAC是连接模拟信号和数字信号的桥梁。无线信号的实时采集和分析是验证和优化系统算法、研制无线通信设备以及优化无线移动通信网络的重要辅助手段,如何无失真地获得无线信号成为诸多研究人员和工程技术人员普遍关注的问题。 在无线电系统,对中频信号进行数字化不同于一般工程中的模数变换,要求其具有相当高的采样频率、位数和一定的动态范围。这主要为了在预先进行增益处理的情况下,能够尽可能减小数据的失真。同时要求在完成增加目标信号处理后,把得到的结果经过上变频后还原成相应的中频信号,使得中频采样电路提供于整体系统,因此选择的DAC要与ADC相适应。合理选择变压器的变压比例,可以使DAC在获得所需要的阻抗匹配的同时,获得所需要的输出电压。因此应用于软件无线电系统的中频信号接收/发送装置,一般需要具有高速多通道数据采集功能、运算密集的实时信号处理功能、专用的对外接口功能等。所以需要一个具有信号收发功能的扩展装置来配合基带处理系统完成信号的实时捕获、处理和产生,该装置应具有采集正弦波,通过ADC转换器进行数字信号转换,以及将数字信号通过DAC转换器实现数模转换等功能。
技术实现思路
为了克服现有技术的不足,本专利技术提供一种宽带信号采样和转换装置。 本专利技术解决其技术问题所采用的技术方案是:包括倍频电路、放大电路、模/数转换部分、数/模转换部分、输出驱动电路和接口电路。 倍频电路对输入基准时钟进行倍频,满足模/数转换部分所需采样时钟;放大电路通过单端输入、差分输出的运算放大器将收到的不稳定的模拟信号经过放大或衰减,稳定在允许输入的电压范围内;模/数转换部分采用双通道ADC芯片,放大电路的输出信号送入到模/数转换部分中,每个通道中的模数信号采用单独的电路,两个通道接口同时并行接收差分信号,并同时进行模数转换,转换后的数字值被送往接口电路;数/模转换部分采用双通道DAC芯片,接口电路接收到的数字信号分别通过每个通道中的DAC转换成模拟输出信号,通过输出驱动电路进行输出。 所述的输出驱动电路中差分输出接驱动变压器的初级绕组,输出绕组的一侧接地。 所述的倍频电路的输入时钟频率范围为600kHz?200MHz,输出时钟频率最高达160MHz ο 本专利技术的有益效果是:具有两路模拟信号输入,ADC电路对输入信号要求比较低,很适合于对淹没在噪声中的信号转换,故被应用在雷达、导航的涉及信号捕获、基带处理的领域。高速ADC将采集后的数据并行传输给外部处理系统,可在外部处理系统中完成卫星基带信号运算。ADC电路支持同步工作模式,转换速率高达250MSPS,数字输出兼容LVDS。 本专利技术具有两路模拟信号输出,其接收外部数据并实现数据回放。DAC采用双通道、14位、片上电压基准高速数模转换器,更新速率可达到200MSPS,具有在任何的I/Q基带或中频直接适用于通信中的应用。每个通道的DAC具有高阻抗,差分电流输出,单端或差分模拟输出的特性。外部数字信号通过接口电路送往数/模转换部分,转换输出的模拟信号送往变压器电路输出。 【附图说明】 图1是本专利技术的电气原理框图。 图2是本专利技术的电子线路原理图。 【具体实施方式】 下面结合附图和实施例对本专利技术进一步说明,本专利技术包括但不仅限于下述实施例。 本专利技术提供了一种多通道集成电路,包括:一个双通道ADC芯片,每个通道中的模数信号采用单独的电路,每个通道的模拟输入信号以平衡方式的差分信号进行传输,多个通道接口同时并行接收差分信号,并同时进行模数转换;一个双通道DAC芯片,每个通道中包含一个数模转换器一DAC,每个DAC具有一个模拟输出端。一个片上数字输入端口,用于接收数字数据,并用于将数字数据施加于DAC以将之转换成模拟输出信号。每个DAC具有高阻抗,差分电流输出,单端或差分模拟输出适配等特性。 本专利技术包括倍频电路、放大电路、模/数转换部分、数/模转换部分、输出驱动电路和接口电路。 本专利技术的ADC电路为:U1的9?16脚接RN3的8?I脚,17?24脚接RNl的8?I脚,25脚通过Rl接Jl的3脚,26脚通过R3接Jl的2脚,29?32脚接RN2的5?8脚,33脚接U5的3脚,34脚接U5的4脚,38脚接通过R5接Tl的4脚,39脚通过R2接Tl的6脚,41脚接U2的9脚、Tl的2脚并通过C2接地,46脚通过RlO接U2的11脚,47脚通过R14接U2的10脚。 本专利技术的DAC电路为:U3的I?14脚接J4的18?31脚,17、18脚接J4的32脚,19,20脚接J4的2脚,23?36脚接J4的3?16脚,37脚接J8的2脚,39脚接SI的3脚,40接SI的I脚,41脚通过R17接地,42脚接J8的6脚,43脚通过C4接地,44脚通过R20接地,45脚接S2的I脚,46脚接S2的3脚,48脚接J8的4脚。 图1是本专利技术的电气原理框图,在图1中本专利技术是由倍频电路、放大电路、模/数转换部分、数/模转换部分、输出驱动电路和接口电路连接构成。 倍频电路对输入基准时钟进行倍频,满足模/数转换部分所需采样时钟。倍频电路的输入时钟频率范围为600kHz?200MHz,输出时钟频率最高可达160MHz,具有零输入、输出歪斜,输出抖动低等特点。 放大电路负责把收到的不稳定的模拟信号经过放大或衰减之后,稳定在允许输入的电压范围内。同时为了不给被测信号带来影响,它还具有较高的输入阻抗。通过单端输入、差分输出的运算放大器将信号转换并放大。放大电路具有低噪声、超低失真、高速差分的放大特性,适合用于驱动分辨率最高为16位、DC至10MHz的高性能ADC。放大电路的可调输出共模电平使放大电路能够与ADC的输入相匹配,其内部共模反馈环路也可提供出色的输出平衡,并能抑制偶数阶谐波失真积。 模/数转换部分:外部信号或者传感器信号通过调制电路(放大、滤波等)送入到模/数转换部分中,转换后的数字值被送往接口电路。无线信道在整个频谱范围内具有衰落特性,因此必须采用较宽的带宽,采样器件必须具有较高的分辨率。模/数转换部分能够实现双通道、8位采样模数转换,支持同步工作模式,转换速率高达250MSPS。该ADC要求采用1.8V单电源供电及编码时钟信号,数字输出兼容LVDS,关断选项通过引脚可编程设置进行控制。 数/模转换部分:将数字值转换到一个模拟输出信号,这个信号与输入的数字值成比例。数/模转部分采用双通道、14位、片上电压基准高速数模转换器,其更新速率可高达200MSPS,能够提供卓越的动态性能,适用于无线基础设施、通信、视频成像及多媒体等密集信号处理应用,有助于消除交叉通道的干扰,减少噪声,降低信号失真。 输出驱动电路:差分输出接驱动变压器的初级绕组,并且通过将输出绕组的一侧接地,可以在次级绕组处产生单端信号。与简单地从DAC电流输出之一直接获取输出信号并将其它输出接地相比,这种方法通常可以在高频率下获得更佳失真性能本文档来自技高网...
【技术保护点】
一种宽带信号采样和转换装置,包括倍频电路、放大电路、模/数转换部分、数/模转换部分、输出驱动电路和接口电路,其特征在于:倍频电路对输入基准时钟进行倍频,满足模/数转换部分所需采样时钟;放大电路通过单端输入、差分输出的运算放大器将收到的不稳定的模拟信号经过放大或衰减,稳定在允许输入的电压范围内;模/数转换部分采用双通道ADC芯片,放大电路的输出信号送入到模/数转换部分中,每个通道中的模数信号采用单独的电路,两个通道接口同时并行接收差分信号,并同时进行模数转换,转换后的数字值被送往接口电路;数/模转换部分采用双通道DAC芯片,接口电路接收到的数字信号分别通过每个通道中的DAC转换成模拟输出信号,通过输出驱动电路进行输出。
【技术特征摘要】
1.一种宽带信号采样和转换装置,包括倍频电路、放大电路、模/数转换部分、数/模转换部分、输出驱动电路和接口电路,其特征在于:倍频电路对输入基准时钟进行倍频,满足模/数转换部分所需采样时钟;放大电路通过单端输入、差分输出的运算放大器将收到的不稳定的模拟信号经过放大或衰减,稳定在允许输入的电压范围内^模/数转换部分采用双通道八IX:芯片,放大电路的输出信号送入到模/数转换部分中,每个通道中的模数信号采用单独的电路,两个通道接口同时并行接收差分信号,并同时进...
【专利技术属性】
技术研发人员:邢燕,吴华兵,胡永辉,陈颖鸣,赵爱萍,
申请(专利权)人:中国科学院国家授时中心,
类型:新型
国别省市:陕西;61
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。