本发明专利技术公开了一种双反相器的抗电磁干扰驱动电路,包括输入端连接在DSP的IO口上的第一反相器(NOT1),第一反相器(NOT1)的输出端与第二反相器(NOT2)的输入端相连,第二反相器(NOT2)的输出端连接至开关元器件;所述第一反相器(NOT1)和第二反相器(NOT2)的输出端还分别连接有第一上拉电阻(R2)和第二上拉电阻(R3),第一上拉电阻(R2)和第二上拉电阻(R3)均与电源(VCC)相连。本发明专利技术可以起到高效的抗EMI干扰的作用,从而可以达到防止MOS或IGBT误开通和关断的目的,而且电路结构简单、成本较低、需要的体积也较小。
【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种双反相器的抗电磁干扰驱动电路,包括输入端连接在DSP的IO口上的第一反相器(NOT1),第一反相器(NOT1)的输出端与第二反相器(NOT2)的输入端相连,第二反相器(NOT2)的输出端连接至开关元器件;所述第一反相器(NOT1)和第二反相器(NOT2)的输出端还分别连接有第一上拉电阻(R2)和第二上拉电阻(R3),第一上拉电阻(R2)和第二上拉电阻(R3)均与电源(VCC)相连。本专利技术可以起到高效的抗EMI干扰的作用,从而可以达到防止MOS或IGBT误开通和关断的目的,而且电路结构简单、成本较低、需要的体积也较小。【专利说明】—种双反相器的抗电磁干扰驱动电路
本专利技术涉及一种抗电磁干扰电路,特别是一种应用于光伏逆变器中的双反相器的抗电磁干扰驱动电路。
技术介绍
光伏逆变器内部通常都会有驱动电路,用于控制开关元器件的开通和关断。而驱动电路的驱动信号由DSP的1 口发出,一般驱动电路在工作过程中,要求根据DSP的1 口发出驱动信号,准确无误的控制开关元器件的开通和关断,以实现机器所要求的功能;但是由于光伏逆变器内部高低压或高低频信号重叠,或者布局不甚合理的情况下,DSP的1 口发出的驱动信号就会受到干扰,从而导致无法正确的控制开关元器件的开通和关断,以致开关元器件损坏或者误导通。现有的部分抗电磁干扰驱动电路虽然实现了对抗EMI电磁干扰的作用,但电路复杂,使用的元器件成本较高,所需要的PCB体积也相对较大。
技术实现思路
本专利技术的目的在于,提供一种双反相器的抗电磁干扰驱动电路。它可以起到高效的抗EMI干扰的作用,从而可以达到防止开关元器件误开通和关断的目的,而且电路结构简单、成本较低、需要的体积也较小。 本专利技术的技术方案:一种双反相器的抗电磁干扰驱动电路,其特点是:包括输入端连接在DSP的1 口上的第一反相器,第一反相器的输出端与第二反相器的输入端相连,第二反相器的输出端连接至开关元器件;所述第一反相器和第二反相器的输出端还分别连接有第一上拉电阻和第二上拉电阻,第一上拉电阻和第二上拉电阻均与电源相连。 上述的双反相器的抗电磁干扰驱动电路中,所述第一反相器的输入端设有下拉电阻。下拉电阻可以防止静电造成芯片损坏,增强芯片信号输入的抗干扰能力。 前述的适用于IGBT和MOS的高性能抗干扰驱动电路中,所述DSP的1 口上的芯片输出信号经过第一反相器、第二反相器、第一上拉电阻和第二上拉电阻的作用,转化为电源信号进行驱动。 第一反相器将DSP的1 口发出的芯片输出信号(驱动信号)作逻辑反相,当第一反相器输入端为高电平(逻辑I)时输出端为低电平(逻辑O),当其输入端为低电平时输出端为高电平。第二反相器将第一反相器输出的电平再次做逻辑反相,当第二反相器输入端为高电平时输出端为低电平,当其输入端为低电平时输出端为高电平。 本专利技术中的一些术语的解释如下:DSP-数字信号处理器,1-输入/输出。 与现有技术相比,本专利技术通过两个反相器对DSP的1 口输出的芯片输出信号进行两次电平转换,并同时配合两个上拉电阻将容易受到干扰的芯片输出信号转换为不易受到干扰的电源信号,从而使驱动电路具有高性能的抗干扰功能。实验证明,在相同情况下(相同驱动信号、PCB回路面积相同等),本申请的驱动电路可使电路中的干扰减少90%以上,从而大幅提高开关的控制精准度。而且本专利技术的电路结构简单、元器件使用较少、成本较低,运行稳定性高。 【专利附图】【附图说明】 图1是本专利技术的结构示意图。 【具体实施方式】 下面结合附图和实施例对本专利技术作进一步的说明,但并不作为对本专利技术限制的依据。 实施例。一种双反相器的抗电磁干扰驱动电路,如图1所示,包括输入端连接在DSP的1 口上的第一反相器N0T1,第一反相器NOTl的输出端与第二反相器N0T2的输入端相连,第二反相器N0T2的输出端连接至开关元器件;所述第一反相器NOTl和第二反相器N0T2的输出端还分别连接有第一上拉电阻R2和第二上拉电阻R3,第一上拉电阻R2和第二上拉电阻R3均与电源VCC相连。所述第一反相器NOTl的输入端设有下拉电阻R1。所述DSP的1 口上的芯片输出信号经过第一反相器N0T1、第二反相器N0T2、第一上拉电阻R2和第二上拉电阻R3的作用,转化为电源信号进行驱动。 本专利技术的工作原理: 当开关元器件需要开通时,DSP的1 口发驱动信号,使得第一反相器NOTl的输入端为高电平,接着第一反相器NOTl作逻辑处理使其输出端为低电平(逻辑O)。低电平进入第二反相器N0T2的输入端,此时第二反相器N0T2作逻辑处理使其输出端为高电平(逻辑1),反相器N0T2的输出端连接有上拉电阻R3,则最终输出的为可以驱动开关元器件的高电平电源信号,从而使开关元器件开通。DSP的1 口输出的驱动信号通过双反相器间的电平转换,实现了抗电磁干扰的作用。 当开关元器件需要关断时,DSP的1 口发驱动信号,使得第一反相器NOTl的输入端为低电平,接着第一反相器NOTl作逻辑处理使其输出端为高电平(逻辑I)。高电平进入第二反相器N0T2的输入端,此时第二反相器N0T2作逻辑处理使其输出端为低电平(逻辑O),则最终输出的为低电平,从而使开关元器件关断。DSP的1 口驱动信号通过双反相器间的电平转换,实现了抗电磁干扰的作用。【权利要求】1.一种双反相器的抗电磁干扰驱动电路,其特征在于:包括输入端连接在DSP的1 口上的第一反相器(NOTl),第一反相器(NOTl)的输出端与第二反相器(N0T2)的输入端相连,第二反相器(N0T2)的输出端连接至开关元器件;所述第一反相器(NOTl)和第二反相器(N0T2)的输出端还分别连接有第一上拉电阻(R2)和第二上拉电阻(R3),第一上拉电阻(R2)和第二上拉电阻(R3)均与电源(VCC)相连。2.根据权利要求1所述的双反相器的抗电磁干扰驱动电路,其特征在于:所述第一反相器(NOTl)的输入端设有下拉电阻(Rl)。3.根据权利要求1所述的适用于IGBT和MOS的高性能抗干扰驱动电路,其特征在于:所述DSP的1 口上的芯片输出信号经过第一反相器(NOTl)、第二反相器(N0T2)、第一上拉电阻(R2)和第二上拉电阻(R3)的作用,转化为电源信号进行驱动。【文档编号】H02M1/44GK104319989SQ201410649084【公开日】2015年1月28日 申请日期:2014年11月14日 优先权日:2014年11月14日 【专利技术者】李新富, 欧余斯, 程亮亮 申请人:浙江艾罗电源有限公司本文档来自技高网...
【技术保护点】
一种双反相器的抗电磁干扰驱动电路,其特征在于:包括输入端连接在DSP的IO口上的第一反相器(NOT1),第一反相器(NOT1)的输出端与第二反相器(NOT2)的输入端相连,第二反相器(NOT2)的输出端连接至开关元器件;所述第一反相器(NOT1)和第二反相器(NOT2)的输出端还分别连接有第一上拉电阻(R2)和第二上拉电阻(R3),第一上拉电阻(R2)和第二上拉电阻(R3)均与电源(VCC)相连。
【技术特征摘要】
【专利技术属性】
技术研发人员:李新富,欧余斯,程亮亮,
申请(专利权)人:浙江艾罗电源有限公司,
类型:发明
国别省市:浙江;33
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。