判断第一接脚与第二接脚连接状态的检测电路与检测方法技术

技术编号:10938808 阅读:64 留言:0更新日期:2015-01-21 19:07
一种判断第一接脚与第二接脚连接状态的检测电路与检测方法,该检测电路包含有一信号产生单元、一逻辑单元以及一确定单元。该信号产生单元耦接于该第一接脚,用来产生一第一信号至该第一接脚。该逻辑单元耦接于该信号产生单元与该第二接脚,用来根据输出至该第一接脚的该第一信号以及自该第二接脚所接收的一第二信号来产生一确定信号。该确定单元耦接于该逻辑单元,用来根据该确定信号来确定该第一接脚与该第二接脚的连接状态。

【技术实现步骤摘要】
判断第一接脚与第二接脚连接状态的检测电路与检测方法
本专利技术所披露的实施例涉及判断芯片上接脚的连接状态,尤指一种利用相位差来判断一第一接脚与一第二接脚的连接状态的检测电路与检测方法。
技术介绍
一般而言,芯片在出货给系统厂商之前,会先针对芯片的每根接脚做开路与短路测试(open/shorttest)。在正常操作情形下,当客户将芯片焊上印刷电路板上后,接脚与接脚之间通常只会连接有负载电阻,然而,因为接脚焊锡空接、沾锡不良等原因,会导致芯片的接脚可能会有开路/短路等问题,使得芯片无法正常运作,如此一来,系统厂商便必须另外想办法(例如,设计夹治具等)来验证印刷电路板的完成品,进而将可能有问题的印刷电路板筛选出来。因此,有需要提供一种使用较低的成本的方法来检验印刷电路板的完成品,以降低印刷电路板的生产成本并且提升印刷电路板的良率,进而减少印刷电路板在出货之后遭受到退货的可能性。
技术实现思路
因此,本专利技术的目的之一在于提出一种利用相位差来判断一第一接脚与一第二接脚的连接状态的检测电路与检测方法,以解决上述的问题。依据本专利技术的一实施例,其披露一种判断一第一接脚与一第二接脚的连接状态的检测电路。该检测电路包含有一信号产生单元、一逻辑单元以及一确定单元。该信号产生单元耦接于该第一接脚,用来产生一第一信号至该第一接脚。该逻辑单元耦接于该信号产生单元与该第二接脚,用来根据输出至该第一接脚的该第一信号以及自该第二接脚所接收的一第二信号来产生一确定信号。该确定单元耦接于该逻辑单元,用来根据该确定信号来确定该第一接脚与该第二接脚的连接状态。依据本专利技术的另一实施例,其披露一种判断一第一接脚与一第二接脚的连接状态的检测方法。该检测方法包含有:产生一第一信号至该第一接脚;根据输出至该第一接脚的该第一信号以及自该第二接脚所接收的一第二信号来产生一确定信号;以及根据该确定信号来确定该第一接脚与该第二接脚的连接状态。由上可知,本专利技术提供一种检测电路与检测方法可以在印刷电路板完成后,用来检验芯片中的接脚彼此之间的连接状态,以降低印刷电路板的生产成本并且提升印刷电路板的良率,进而减少印刷电路板在出货之后遭受到退货的可能性。附图说明图1为本专利技术检测电路的一实施例的示意图。图2A为本专利技术检测电路检测接脚X与接脚Y之间为短路的一范例的示意图。图2B为本专利技术检测电路检测接脚X与接脚Y之间为开路的一范例的示意图。图2C为本专利技术检测电路检测接脚X与接脚Y之间具有一负载的一范例的示意图。图2D为本专利技术检测电路检测接脚X与接脚Y之间具有一非理想短路电阻的一范例的示意图。图3为本专利技术检测电路的另一实施例的示意图。图4为本专利技术检测电路的另一实施例的示意图。图5为本专利技术检测方法的一实施例的流程图。【符号说明】10印刷电路板100、300、400检测电路110信号产生单元120逻辑单元130、330、430确定单元140、150施密特触发器21负载23非理想短路电阻332突波消除电路432波宽检测电路具体实施方式在说明书及后续的申请专利范围当中使用了某些词汇来指称特定的元件。所属领域中的普通技术人员应可理解,硬件制造商可能会用不同的名词来称呼同样的元件。本说明书及后续的申请专利范围并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的准则。在通篇说明书及权利要求项当中所提及的“包含”为一开放式的用语,故应解释成“包含但不限定于”。另外,“耦接”一词在此包含任何直接及间接的电气连接手段。因此,若文中描述一第一装置耦接于一第二装置,则代表该第一装置可直接电气连接于该第二装置,或通过其他装置或连接手段间接地电气连接至该第二装置。请参考图1,图1为本专利技术检测电路的一实施例的示意图。在图1中,印刷电路板(printedcircuitboard,PCB)10上具有一芯片的接脚X与接脚Y,其中接脚X与接脚Y之间有可能通过负载彼此连接、形成开路或是形成短路。在本实施例中,检测电路100分别连接到接脚X与接脚Y,以检测接脚X与接脚Y之间的连接状态。检测电路100包含有(但不局限于)一信号产生单元110、一逻辑单元120、一确定单元130以及多个施密特触发器(Schmitttrigger)140与150。信号产生单元110耦接于接脚X,并且用来产生一第一信号(例如检测信号S_TS)至接脚X,此时在接脚Y将会产生一个相对应的第二信号(例如比较信号S_TS’)。举例来说,若是接脚X与接脚Y之间有可能通过一负载21彼此连接,则比较信号S_TS’将会是检测信号S_TS经过延迟1/RC时间后的一延迟信号,其中R为负载21的大小,C则为接脚X与接脚Y之间寄生电容的大小。逻辑单元120耦接于信号产生单元110以及接脚Y,并且用来根据检测信号S_TS以及比较信号S_TS’之间的相位差来产生一确定信号S_DT,举例来说,逻辑单元120可通过异或(exclusive-or,XOR)门或是异或非(exclusive-nor,XNOR)门等逻辑电路来实作。确定单元130耦接逻辑单元120,并且用来根据确定信号S_DT来确定接脚X与接脚Y的连接状态。请注意,测试信号S_TS可以是一个周期性的方波、三角波、弦波或者阶梯状信号(stepsignal)等,然而此仅作为范例说明之用,并非作为本专利技术的一限制条件。此外,在另一实施例中,为了将检测信号S_TS以及比较信号S_TS’的波形转换成较干净的数字信号,可以分别在检测信号S_TS以及比较信号S_TS’的信号路径加上施密特触发器140与150来消除噪声干扰(也即,接脚X通过施密特触发器140耦接于逻辑单元120,并且接脚Y通过施密特触发器150耦接于逻辑单元120),以产生干净的数字信号,然后再将数字信号交由后端的逻辑单元120来进行处理。然而,施密特触发器140与150为非必要的元件,也即,于一设计变化中,也可省略施密特触发器140与150。请参考图2A,图2A为本专利技术检测电路100检测接脚X与接脚Y之间为短路的一范例的示意图。在本实施例中,检测信号S_TS为一周期性的方波,并且逻辑单元120为一异或门。在图2A中,由于接脚X与接脚Y之间为短路,因此检测信号S_TS与比较信号S_TS’之间没有相位差,也就是说,逻辑单元120所产生的确定信号S_DT为一逻辑电平为0的输出信号。请注意,若是逻辑单元120改用XNOR门来实作,此时逻辑单元120所产生的确定信号S_DT将为一逻辑电平为1的输出信号。换句话说,确定单元130可以通过判断确定信号S_DT是否仅具有单一电平(0或1)来判断接脚X与接脚Y之间是否为短路。请参考图2B,图2B为本专利技术检测电路100检测接脚X与接脚Y之间为开路的一范例的示意图。在本实施例中,检测信号S_TS为一周期性的方波,并且逻辑单元120为一异或门。在图2B中,由于接脚X与接脚Y之间为开路,因此检测信号S_TS并不会传送至接脚Y,换句话说,此时接脚Y的电压是处于浮动(floating)的状态。于一实施例中,可以在接脚Y加上一个弱下拉(weaklypulldown)电路或是弱上拉(weaklypullhigh)电路来定义接脚Y的电压电平,举例来说,若是接脚Y连接于弱下拉电路的话,在接脚X与接脚Y之间为开路的情况下,接脚Y本文档来自技高网...
判断第一接脚与第二接脚连接状态的检测电路与检测方法

【技术保护点】
一种判断第一接脚与第二接脚连接状态的检测电路,包含有:一信号产生单元,耦接于所述第一接脚,用来产生一第一信号至所述第一接脚;一逻辑单元,耦接于所述信号产生单元与所述第二接脚,用来根据输出至所述第一接脚的所述第一信号以及自所述第二接脚所接收的一第二信号来产生一确定信号;以及一确定单元,耦接于所述逻辑单元,用来根据所述确定信号来确定所述第一接脚与所述第二接脚的连接状态。

【技术特征摘要】
1.一种判断第一接脚与第二接脚连接状态的检测电路,包含有:一信号产生单元,耦接于所述第一接脚,用来产生一第一信号至所述第一接脚;一逻辑单元,耦接于所述信号产生单元与所述第二接脚,用来根据输出至所述第一接脚的所述第一信号以及自所述第二接脚所接收的一第二信号来产生一确定信号;以及一确定单元,耦接于所述逻辑单元,用来根据所述确定信号来确定所述第一接脚与所述第二接脚的连接状态,其中,所述逻辑单元检测所述第一信号与所述第二信号之间的相位差来设定所述确定信号,其中,所述逻辑单元包含有用来对所述第一信号与所述第二信号进行异或/异或非的逻辑运算以产生所述确定信号的异或门/异或非门。2.根据权利要求1所述的检测电路,其中,所述信号产生单元所产生的所述第一信号是一个周期性的方波、三角波、弦波或者阶梯状信号。3.根据权利要求1所述的检测电路,其中,当所述确定信号仅具有单一逻辑电平时,所述确定单元确定所述第一接脚与所述第二接脚的连接状态为短路。4.根据权利要求1所述的检测电路,其中,所述信号产生单元所产生的所述第一信号为一周期性的检测信号,当所述确定信号的频率为所述第一信号的频率的两倍时,所述确定单元确定所述第一接脚通过一负载连接于所述第二接脚。5.根据权利要求1所述的检测电路,其中,所述信号产生单元所产生的所述第一信号为一周期性的检测信号,当所述确定信号的频率与所述检测信号的...

【专利技术属性】
技术研发人员:许恒嘉
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1