【技术实现步骤摘要】
-种基于多核DSP的ΜΙΜΟ并行检测方法及系统
本专利技术涉及无线通信
,特别涉及一种基于多核DSP的ΜΙΜΟ并行检测方法 及系统。
技术介绍
随着无线通信的快速发展,LTE技术已经进入到了人们的生活中,LTE技术的物理 层采用0FDM和ΜΜ0基本架构作为无线系统演进的唯一标准。然而ΜΜ0解调过程的实现 问题一直是科研人员研究的重要问题,ΜΜ0解调的高复杂性很大程度上制约了 ΜΜ0检测 技术的实现。 ΜΜ0检测的基本思想为:接收机根据天线端口上接收到的信号,根据信道估计的 冲击响应矩阵和噪声恢复出原始发送数据的过程。现在LTE的理论研究已经特别成熟,但 是复杂度很高的ΜΜ0解调问题依然是需要研究的一个重要方面。这就是要在有限的DSP 资源下完成相应的操作,从而实现ΜΜ0的解调工作,但现有的基于DSP的ΜΜ0检测系统中 数据处理效率不高,数据处理能力较弱。
技术实现思路
为了提高ΜΜ0的数据处理效率和数据处理能力,本专利技术提供了一种基于多核DSP 的ΜΜ0并行检测方法,所述方法包括: SI :M块数字信号处理器DSP的主控核分别读取1/M的待检测数据,并将读取到的 待检测数据存储至对应DSP的共享内存中,每块DSP的N个核中1个为主控核,且除所述主 控核之外的N-1个核均为解调核,所述N和Μ均为不小于2的整数; S2 :每块DSP的主控核将对应共享内存中的待检测数据分成Ν-1份,并将分成的 Ν-1份待检测数据一一对应分配至Ν-1个解调核; S3 :每块DSP的解调核对对应的待检测数据进行检测, ...
【技术保护点】
一种基于多核DSP的MIMO并行检测方法,其特征在于,所述方法包括:S1:M块数字信号处理器DSP的主控核分别读取1/M的待检测数据,并将读取到的待检测数据存储至对应DSP的共享内存中,每块DSP的N个核中1个为主控核,且除所述主控核之外的N‑1个核均为解调核,所述N和M均为不小于2的整数;S2:每块DSP的主控核将对应共享内存中的待检测数据分成N‑1份,并将分成的N‑1份待检测数据一一对应分配至N‑1个解调核;S3:每块DSP的解调核对对应的待检测数据进行检测,并将检测结果存储至对应DSP的共享内存中。
【技术特征摘要】
1. 一种基于多核DSP的MMO并行检测方法,其特征在于,所述方法包括: 51 :M块数字信号处理器DSP的主控核分别读取1/M的待检测数据,并将读取到的待检 测数据存储至对应DSP的共享内存中,每块DSP的N个核中1个为主控核,且除所述主控核 之外的N-1个核均为解调核,所述N和Μ均为不小于2的整数; 52 :每块DSP的主控核将对应共享内存中的待检测数据分成Ν-1份,并将分成的Ν-1份 待检测数据一一对应分配至Ν-1个解调核; 53 :每块DSP的解调核对对应的待检测数据进行检测,并将检测结果存储至对应DSP的 共享内存中。2. 如权利要求1所述的方法,其特征在于,步骤S2中,每块DSP的主控核将对应共享内 存中的待检测数据分成Ν-1份。3. 如权利要求1所述的方法,其特征在于,所述待检测数据包括:信道估计的信道冲击 响应矩阵Η、信道噪声σ 2和接收天线的数据。4. 如权利要求3所述的方法,其特征在于,步骤S...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。