用于传送数据的系统和包括其的视频显示器技术方案

技术编号:10914471 阅读:130 留言:0更新日期:2015-01-14 20:27
用于将采样率时钟与数据一起转发的系统。在一个实施例中,发送器将采样率时钟与数据一起发送到一个或多个接收器。接收器利用接收到的采样时钟对接收到的数据采样。发送器中的延迟调整电路利用在接收器与发送器之间的反向通道中实现的延迟误差感测和校正来调整每个发送的数据流的延迟。

【技术实现步骤摘要】
用于传送数据的系统和包括其的视频显示器相关申请的交叉引用本申请要求于2013年7月12日递交的61/845,854号、标题为“POINTTOMULTI-POINTCLOCK-FORWARDEDSIGNALINGFORLARGEDISPLAYS(大显示器的点到多点时钟转发信令)”的美国临时申请和于2014年2月13日递交的14/180/243号美国非临时申请的权益,这里通过引用并入该临时申请和非临时申请的全部内容。
以下描述涉及信令,更具体而言涉及用于将采样率时钟与数字数据一起从发送器发送到一个或多个接收器的系统。
技术介绍
在诸如电视之类的一些数字显示器中,必须在显示面板内发送数据,例如,必须从显示面板后面的印刷电路板(printedcircuitboard,PCB)上的定时控制器向显示面板上的驱动器集成电路(integratedcircuit,IC)发送显示数据。在这种实现方式中,每个驱动器IC需要时钟信号来对接收到的数据采样,其中该时钟信号也就是接收器时钟,其也可被称为采样时钟。采样时钟可由驱动器IC从嵌入在数据序列中的转变中提取,这是一个可能需要接收器处的时钟和数据恢复电路(clockanddatarecoverycircuit,CDR)以及发送的数据上的一种形式的转变编码来确保接收到的数据中的转变充分频繁的过程。在另一种实现方式中,驱动器IC从发送器接收低频时钟,并且使用锁相环(phase-lockedloop,PLL)来将时钟频率倍增到对接收到的数据采样所需的速率。发送器时钟抖动可导致发送的数据中的转变的定时的不规则。其还可导致发送的时钟中的边缘的定时的不规则——如果发送时钟的话。在基于CDR或基于PLL的接收器中,由于CDR或PLL中的固有低通滤波,因此高频时钟抖动和数据抖动之间的相关性可大幅减小。这可导致定时余裕的变化,如图1A中所图示,其中定时余裕被定义为时钟边缘与接收到的数据中的后续转变之间的时间间隔。定时余裕的这种变化可限制以可接受的低差错率可实现的最大数据率。另一方面,如果接收器时钟抖动与接收到的数据的抖动完全相关,则定时抖动的效果将被抵消。面板内接口,例如显示器中的定时控制器(timingcontroller,TCON)与驱动器IC之间的接口,从如下意义上来说可能是非对称:接收器亦即驱动器IC是有噪声的,因为它们包括高电压显示列驱动器,并且驱动器IC是缓慢的,因为它们是在高电压过程中制造的,而发送器亦即TCON是在具有标准电压的标准过程中制造的,从而更安静且快速。结果,期望尽可能地将精度电路放置在发送器中而不是接收器中。从而,需要用于向若干个接收器提供时钟信号的系统和方法,其保留了时钟抖动与数据抖动之间的相关性,并且主要是在发送器中实现的。
技术实现思路
在用于将采样率时钟与数据一起转发的系统的一个实施例中,发送器将采样率时钟与数据一起发送到一个或多个接收器。接收器利用接收到的采样时钟对接收到的数据采样。发送器中的延迟调整电路利用在接收器与发送器之间的反向通道(backchannel)中实现的延迟误差感测和校正来调整每个发送的数据流的延迟。根据本专利技术的一个实施例,提供了一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,多个数据输出电路中的每一个包括延迟调整电路,多个数据输出电路被配置为以数据率操作;以及采样时钟输出电路,被配置为输出具有等于数据率的总采样时钟边缘率的采样时钟信号,以及多个接收器,多个接收器中的每一个连接到多个数据输出电路中的相应一个,多个接收器中的每一个包括:连接到采样时钟输出电路的采样时钟输入;数据输入电路;以及接收器输出,反向通道,该反向通道连接到多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,反向通道被配置为:测量接收器中的延迟误差;以及调整相应的数据输出电路的延迟调整电路中的延迟以减小延迟误差。在一个实施例中,延迟调整电路被配置为受数字信号的控制。在一个实施例中,系统被配置为执行扫描校准以设定延迟调整电路中的延迟。在一个实施例中,扫描校准包括:由多个数据输出电路发送交替的1和0的序列;在忽略每隔一个采样时钟边缘的模式中操作接收器;在第一方向上以增量方式改变延迟调整电路中的延迟,直到在第一阈值延迟处达到第一合格-不合格或不合格-合格边界并且在第二阈值延迟处达到第二合格-不合格或不合格-合格边界为止;从第一阈值延迟以及从第二阈值延迟确定与合格区域相对应的延迟的范围;以及将延迟调整电路的延迟设定到在合格区域中基本上居中的值。在一个实施例中,系统被配置为从初始延迟值开始执行增量式延迟调整。在一个实施例中,反向通道包括转变检测器。在一个实施例中,增量式延迟调整包括:由多个数据输出电路发送交替的1和0的序列;在忽略每隔一个采样时钟边缘的模式中操作接收器;在第一试验延迟调整中将延迟增大到超过初始延迟值如下量的值:该量与90度的采样时钟相位相对应;在第二试验延迟调整中将延迟减小到比初始延迟值小如下量的值:该量与90度的采样时钟相位相对应;当第二试验延迟调整引起接收器输出处的转变时,将延迟调整电路中的延迟设定到超过初始值一增量的值;以及当第一试验延迟调整引起接收器输出处的转变时,将延迟调整电路中的延迟设定到比初始延迟值小该增量的值。在一个实施例中,多个接收器中的每一个包括被配置为生成交叉时钟信号的交叉时钟电路,交叉时钟信号具有与总采样时钟边缘率相等的总交叉时钟边缘率并且在相位上相对于采样时钟信号偏移90度;并且反向通道被配置为通过确定交叉时钟的边缘发生在数据输入电路处接收的信号中的转变之前还是之后来测量接收器中的延迟误差。在一个实施例中,接收器包括钟控比较器。在一个实施例中,多个接收器的采样时钟输入通过采样时钟分割树连接到采样时钟输出电路。在一个实施例中,采样时钟分割树包括多个传输线分割器,多个传输线分割器中的每一个具有处于第一特性阻抗的输入和处于第二特性阻抗的两个输出,第二特性阻抗是第一特性阻抗的两倍。在一个实施例中,多个接收器的采样时钟输入通过飞越式体系结构连接到采样时钟输出电路。在一个实施例中,系统包括多个电感器,多个电感器中的每一个连接到多个接收器的采样时钟输入。在一个实施例中,相应的数据输出电路的延迟调整电路是可变延迟线。在一个实施例中,相应的数据输出电路的延迟调整电路是相位插值器。在一个实施例中,采样时钟输出电路包括锁相环。在一个实施例中,反向通道包括多个复用器,多个复用器中的每一个连接到多个接收器之一。在一个实施例中,反向通道包括多个延迟控制输出,延迟控制输出中的每一个连接到多个数据输出电路的延迟调整电路之一。在一个实施例中,延迟控制输出是数字延迟控制输出。在一个实施例中,一种视频显示器包括该系统,并且该系统被配置为从初始延迟值开始执行周期性增量式延迟调整,并且其中系统被配置为在视频显示器的消隐间隔期间执行周期性增量式延迟调整。附图说明参考说明书、权利要求和附图将领会并理解本专利技术的这些和其它特征和优点,附图中:图1A是示出相关技术的理想和非理想时钟和数据信号的定时图;图1B是示出根据本专利技术的一实施例的理想和非理想时钟和数据信号的定时图;图2是根据本专利技术的一实施例的采用转发采样率时钟的发送器和若干个接收器的框图;本文档来自技高网
...

【技术保护点】
一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,所述多个数据输出电路中的每一个包括延迟调整电路,所述多个数据输出电路被配置为以数据率操作;以及采样时钟输出电路,被配置为输出具有等于所述数据率的总采样时钟边缘率的采样时钟信号,以及多个接收器,所述多个接收器中的每一个连接到所述多个数据输出电路中的相应一个,所述多个接收器中的每一个包括:连接到所述采样时钟输出电路的采样时钟输入;数据输入电路;以及接收器输出,反向通道,该反向通道连接到所述多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,所述反向通道被配置为:测量所述接收器中的延迟误差;以及调整所述相应的数据输出电路的延迟调整电路中的延迟以减小所述延迟误差。

【技术特征摘要】
2013.07.12 US 61/845,854;2014.02.13 US 14/180,2431.一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,所述多个数据输出电路中的每一个包括延迟调整电路,所述多个数据输出电路被配置为以数据率操作;以及采样时钟输出电路,被配置为输出具有等于所述数据率的总采样时钟边缘率的采样时钟信号,以及多个接收器,所述多个接收器中的每一个连接到所述多个数据输出电路中的相应一个,所述多个接收器中的每一个包括:连接到所述采样时钟输出电路的采样时钟输入;数据输入电路;以及接收器输出,反向通道,该反向通道连接到所述多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,所述反向通道被配置为:测量所述接收器中的延迟误差;以及调整所述相应的数据输出电路的延迟调整电路中的延迟以减小所述延迟误差,其中,所述系统被配置为从初始延迟值开始执行增量式延迟调整,以及其中,所述反向通道包括转变检测器。2.如权利要求1所述的系统,其中,所述增量式延迟调整包括:由所述多个数据输出电路发送交替的1和0的序列;在忽略每隔一个采样时钟边缘的模式中操作所述接收器;在第一试验延迟调整中将所述延迟增大到超过所述初始延迟值如下量的值:该量与90度的采样时钟相位相对应;在第二试验延迟调整中将所述延迟减小到比所述初始延迟值小如下量的值:该量与90度的采样时钟相位相对应;当所述第二试验延迟调整引起所述接收器输出处的转变时,将所述延迟调整电路中的延迟设定到超过所述初始值一增量的值;以及当所述第一试验延迟调整引起所述接收器输出处的转变时,将所述延迟调整电路中的延迟设定到比所述初始延迟值小所述增量的值。3.一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,所述多个数据输出电路中的每一个包括延迟调整电路,所述多个数据输出电路被配置为以数据率操作;以及采样时钟输出电路,被配置为输出具有等于所述数据率的总采样时钟边缘率的采样时钟信号,以及多个接收器,所述多个接收器中的每一个连接到所述多个数据输出电路中的相应一个,所述多个接收器中的每一个包括:连接到所述采样时钟输出电路的采样时钟输入;数据输入电路;以及接收器输出,反向通道,该反向通道连接到所述多个接收器中的一接收器,并且连接到相应的数据输出电路的延迟调整电路,所述反向通道被配置为:测量所述接收器中的延迟误差;以及调整所述相应的数据输出电路的延迟调整电路中的延迟以减小所述延迟误差,其中,所述多个接收器中的每一个包括被配置为生成交叉时钟信号的交叉时钟电路,所述交叉时钟信号具有与所述总采样时钟边缘率相等的总交叉时钟边缘率并且在相位上相对于所述采样时钟信号偏移90度,并且其中,所述反向通道被配置为通过确定所述交叉时钟的边缘发生在所述数据输入电路处接收的信号中的转变之前还是之后来测量所述接收器中的延迟误差。4.一种用于传送数据的系统,该系统包括:发送器,包括:多个数据输出电路,所述多个数据输出电路中的每一个包括延...

【专利技术属性】
技术研发人员:A阿米尔克哈尼N贾法里
申请(专利权)人:三星显示有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1