一种电平转换电路制造技术

技术编号:10832864 阅读:124 留言:0更新日期:2014-12-27 17:33
本发明专利技术提供一种电平转换电路,解决non-epi工艺条件下现有技术中电平转换电路不能输出负电压的问题,从而提供一种电平转换电路,用于根据输入信号的变换使输出电压在正电压和负电压之间切换输出。本发明专利技术实施例的电平转换电路,通过N阱转换结构,实现了覆盖正电压域到负电压域的电平转换,该电路可实现任意输入电压的电平转换,工艺简单,且实现成本低廉。

【技术实现步骤摘要】
一种电平转换电路
[0001 ] 本专利技术涉及集成电路
,尤指一种电平转换电路。
技术介绍
集成电路在运行过程中,为适应各种应用场景,往往需要不同的电压,例如在LCD驱动中,需要工作于正负压的电平转换电路,但电路的输入电压往往为单一的,因此,集成电路设计时往往需要把输入电压转换成不同应用场景的相应电压。 现有技术中,IXD等芯片的集成电路通常采用CMOS工艺制程,并且随着工艺水平的提高,电路集成度不断提高,单个器件的尺寸和工作电压在降低,MOS器件的击穿电压在逐渐降低,这对电路设计业提出了新的要求。工作于负电压的电平转换电路,其漏极需要输出较大的负电压,这在传统的P型衬底旳基片里,会形成寄生d1de导通。因此,在负电压切换过程中防止寄生器件导通是设计时务必要解决的问题。 为了解决电路器件被击穿的问题,常常使用EPI隔离工艺,即增加EPI层隔离衬底,可以有效避免寄生d1de的生成,但该工艺的价格较高。因此,在现有技术中采用特定的电路结构来避免使用EPI隔离工艺可以有效降低成本。 如图1所示,为现有技术I传统实现低压转换的电平转换电路,用于实现两个不同低电压之间的电平转换。但在高压邻域,由于gate端的耐压问题不够,则需要解决gate端的耐压问题。 如图2所示,为现有技术2基于LDMOS架构的实现高压转换的电平转换电路,以解决gate端不能耐高压的问题,其漏极采用耐高压的LDMOS工艺,但电路不能输出负电压,否则将会产生寄生d1de。
技术实现思路
本专利技术为了解决non-epi工艺条件下现有技术中电平转换电路不能输出负电压的问题,从而提供一种电平转换电路,用于根据输入信号的变换使输出电压在正电压和负电压之间切换输出。 为了实现本专利技术以上专利技术目的,本专利技术提供的一种电平转换电路是通过以下技术方案实现的: 一种电平转换电路,所述电平转换电路包括: P50, P51, P52, P53, P54, N20, N21 ;其中,P50,P51, P52, P53, P54, N20, N21 源极分别连接DNW输入电位电压AVSS ; N20, N21具有逻辑电位相反的输入信号; P50栅极连接P51漏极,P50漏极连接P52源极,P50源极连接电源电压; P51栅极连接P50漏极,P51漏极连接P53源极,P52、P53栅极互连,P52漏极连接N20漏极,P53漏极连接N21漏极,N20、N21源极互连; P50和P52连接点电位为电位B,P51和P53的连接点电位为电位A,电位A经驱动器后的电位为电位C ; P54栅极连接电位C,P54源极连接电源电压,P54漏极连接电位A,P54漏极输出电位经N阱结构进行电平转换后输出电位VOUT。 优选地,所述N阱结构跨接于电位A和电位B间,包括若干个N管:NI,N2,……Νη,Νη+1,以及一 P管Pl,第一个N管NI源极连接电位B,NI栅极连接NI的输入电位,NI漏极连接Ν2管源极,Ν2源极连接NI漏极,Ν2栅极连接NI输入电位,……,Νη源极连接Nn-1漏极,Nn栅极连接Nn输入电位,Nn漏极连接Νη+1漏极,Nn+1栅极连接Nn输入电位,Nn+1漏极连接Nn漏极; 所述Pl管源极连接Nn-1源极,漏极连接I_biasp,栅极连接PL0WB。 本专利技术实施例的电平转换电路,通过N阱转换结构,实现了覆盖正电压域到负电压域的电平转换,该电路可实现任意输入电压的电平转换,工艺简单,且实现成本低廉。 【附图说明】 下面结合附图和【具体实施方式】对本专利技术作进一步详细说明: 图1为现有技术I传统实现低压转换的电平转换电路; 图2为现有技术2基于LDMOS架构的实现高压转换的电平转换电路; 图3为本专利技术实施例电平转换电路; 图4为本专利技术实施例N阱结构示意图。 【具体实施方式】 为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。 需要说明的是,本专利技术实施例中,P沟道金属氧化物半导体场效应管统称为P管,N沟道金属氧化物半导体场效应管统称为N管。 作为一个具体实施例,如图3所示,为本专利技术实施例一种电平转换电路。图3中,INV为输入电压,OUT为电平转换电路的输出电压,高电位是AVDD,低电位是AVSS,DNW(Deep-N-Well)的输入电位均为AVSS (VSS),这样,各P管、N管的输入电位也为AVSS。图3中的电平转换电路包括: P50, P51, P52, P53, P54, N20, N21 ;P50, P51, P52, P53, P54, N20, N21 源极分别连接DNW的输入电位AVSS ; N20,N21具有逻辑电位相反的输入信号; 其中,P50栅极连接P51漏极,P50漏极连接P52源极,P51栅极连接P50漏极,P51漏极连接P53源极,P52、P53栅极互连,P52漏极连接N20漏极,P53漏极连接N21漏极,N20、N21源极互连; P50和P52连接点电位为B电位,P51和P53的连接点电位为A电位(也称A连接节点电位),A点电位经驱动器后的电位为C电位(也称C连接节点电位),C电位连接P54栅极,P54漏极连接A电位; P54漏极经N阱结构进行电平转换后输出电位VOUT。 如图4所示,其中,N阱结构跨接于A电位和B电位间,包括若干个N管:N1,N2,……Nn, Nn+1,以及一 P管,第一个N管NI源极连接电位B (也称B连接节点电位),NI栅极连接NI的输入电位,NI漏极连接N2管源极,N2源极连接NI漏极,N2栅极连接NI输入电位,......,Nn源极连接Nn-1漏极,Nn栅极连接Nn输入电位,Nn漏极连接Nn+1漏极,Nn+1 栅极连接Nn输入电位,Nn+1漏极连接Nn漏极; 所述Pl管源极连接Nn-1源极,漏极连接I_biasp,栅极连接PL0WB。其中,I_biasp为偏置电流输入端,PLOffB是电路中的B节点经过INV后的输出。 如图3和4所不,IN+和IN-是逻辑电位相反的输入/[目号,其电平转换过程如下: 当IN+为1,IN-为O时,M3导通,MO关断,此时A端将被拉至高电位VDD12,则经过一个INV后C端电压是VDD9。由于M2,M6的电压嵌位作用,B最低将被拉至VDD9,则经过一个INV后PLOWB端电压是VDD12。此时M13导通,而与M13的drain端(漏极)连接的N阱结构模块,PLOWB端电压是VDDl2,M0关断,而且VDD12的电压没达到导通M7M8M9M11这条通路的电位,M6也处于关断状态,则图A的输出OUT上拉通路导通,下拉通路关断,被上拉通路Ml3拉至VDD12。 当IN+为0,IN-为I时,M3关断,MO导通,此时B端将被拉至高电位VDD12,则经过一个INV后PLOWB端电压是VDD9。由于M2,M6的电压嵌位作用,A最低将被拉至VDD9,则经过一个INV后C端电压是VDD12。此本文档来自技高网...
一种电平转换电路

【技术保护点】
一种电平转换电路,其特征在于,所述电平转换电路包括:P50,P51,P52,P53,P54,N20,N21;其中,P50,P51,P52,P53,P54,N20,N21源极分别连接电压AVSS;N20,N21具有逻辑电位相反的输入信号;P50栅极连接P51漏极,P50漏极连接P52源极,P50源极连接电源电压;P51栅极连接P50漏极,P51漏极连接P53源极,P52、P53栅极互连,P52漏极连接N20漏极,P53漏极连接N21漏极,N20、N21源极互连;P50和P52连接点电位为电位B,P51和P53的连接点电位为电位A,电位A经驱动器后的电位为电位C;P54栅极连接电位C,P54源极连接电源电压,P54漏极连接电位A,P54漏极输出电位经N阱结构进行电平转换后输出电位VOUT。

【技术特征摘要】
1.一种电平转换电路,其特征在于,所述电平转换电路包括:P50, P51, P52, P53, P54, N20, N21 ;其中,P50,P51, P52, P53, P54, N20, N21 源极分别连接电压AVSS ; N20, N21具有逻辑电位相反的输入信号; P50栅极连接P51漏极,P50漏极连接P52源极,P50源极连接电源电压; P51栅极连接P50漏极,P51漏极连接P53源极,P52、P53栅极互连,P52漏极连接N20漏极,P53漏极连接N21漏极,N20、N21源极互连; P50和P52连接点电位为电位B,P51和P53的连接点电位为电位A,电位A经驱动器后的电位为电位C ; P54栅极连...

【专利技术属性】
技术研发人员:肖晗符志岗朱同祥欧新华孙志斌陈敏袁琼
申请(专利权)人:上海芯导电子科技有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1