一种高性能非精确浮点加法器及其应用方法技术

技术编号:10802748 阅读:201 留言:0更新日期:2014-12-24 10:11
本发明专利技术公开了一种高性能非精确浮点加法器及其应用方法,该非精确浮点加法器由非精确指数加法器、尾数交换单元、移位单元、非精确尾数加法器、符号逻辑单元、指数更新单元以及非精确规则化单元组成,所述非精确指数加法器和非精确尾数加法器的高位m比特为精确定点加法器、低位n比特为非精确定点加法器。在应用本发明专利技术时,非精确指数和尾数加法器中精确定点加法器的位数以及非精确定点加法器的位数需要通过软件仿真的方法确定。本发明专利技术可以接受符合IEEE754协议的各种精度的浮点数,是一种新型的高速、低功耗、小面积的浮点加法器,在嵌入式数字信号处理器领域具有广阔的应用前景。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了,该非精确浮点加法器由非精确指数加法器、尾数交换单元、移位单元、非精确尾数加法器、符号逻辑单元、指数更新单元以及非精确规则化单元组成,所述非精确指数加法器和非精确尾数加法器的高位m比特为精确定点加法器、低位n比特为非精确定点加法器。在应用本专利技术时,非精确指数和尾数加法器中精确定点加法器的位数以及非精确定点加法器的位数需要通过软件仿真的方法确定。本专利技术可以接受符合IEEE754协议的各种精度的浮点数,是一种新型的高速、低功耗、小面积的浮点加法器,在嵌入式数字信号处理器领域具有广阔的应用前景。【专利说明】
本专利技术涉及基于非精确电路设计领域,尤其涉及。
技术介绍
随着嵌入式系统尤其是手机和平板电脑等移动设备的功能体验不断丰富和发展,功耗已经成为数字集成电路设计的关键问题之一。工业界对于芯片设计的要求已经从追求高性能和小面积转变为对性能、面积和功耗的综合要求。因此,在保证电路性能的前提下,降低数字集成电路的功耗已经成为学术界和工业界的研究重点。 研究表明降低计算的精确度可以节省相应的能量消耗,同时这种能量的节省和功耗的降低非常明显。通过降低计算精确度来实现低功耗的方法和设计理念被称为非精确计算,和之前其他技术最大的不同在于非精确计算系统可以将错误限定在可允许的范围内并且不需要添加任何的错误纠正或者补偿措施。 现有的精确浮点加法器面积大,需要较多的硬件资源,同时功耗高,速度慢,严重限制了浮点加法器在嵌入式领域的应用。
技术实现思路
本专利技术所要解决的技术问题是针对现有浮点加法器的缺陷,提供,该浮点加法器面积小、速度高、功耗低,可以接受符合IEEE754协议的各种精度的浮点数。 本专利技术为解决上述技术问题采用以下技术方案:一种高性能非精确浮点加法器,包含非精确指数加法器、尾数交换单元、移位单元、非精确尾数加法器、符号逻辑单元、指数更新单元以及非精确规则化单元;所述非精确指数加法器用于比较两个操作数的指数部分,并将指数比较的结果传递给尾数交换单元、符号逻辑单元以及指数更新单元;所述尾数交换单元用于根据指数比较的结果交换两个操作数的尾数部分,以保证需要进行移位的尾数处于正确的位置上,同时,将需要移位的尾数传递给所述移位单元、不需要移位的尾数传递给非精确尾数加法器;所述移位单元用于将需要移位的尾数根据指数比较的结果进行移位对齐,对齐后的尾数传递给非精确尾数加法器;所述非精确尾数加法器用于将经过对齐以后的尾数与不需要移位的尾数进行相加,并将结果传给符号逻辑单元和非精确规则化单元;所述符号逻辑单元接受两个操作数的符号以及非精确指数加法器和非精确尾数加法器的结果,从而确定两个操作数相加后和的正负;所述非精确规则化单元用于将非精确尾数加法器输出的和规则化为符合IEEE-754要求的形式,输出两个操作数相加后和的尾数,同时根据非精确尾数加法器的结果来确定指数更新单元需要的更新量;所述指数更新单元接受非精确指数加法器和非精确规则化单元的结果,用于更新两个操作数相加后和的指数。 作为本专利技术一种高性能非精确浮点加法器进一步的优化方案,所述非精确指数加法器和非精确尾数加法器的高位m比特为精确定点加法器、低位η比特为非精确定点加法器,其中m+n=k,k为定点加法器的总比特数。 作为本专利技术一种高性能非精确浮点加法器进一步的优化方案,所述非精确指数加法器和非精确尾数加法器的低位运算由或门构成,无进位位。 作为本专利技术一种高性能非精确浮点加法器进一步的优化方案,所述非精确规则化单元根据非精确尾数加法器中非精确的位数来进行前导零检测。 本专利技术还公开了一种基于该高性能非精确浮点加法器的应用方法,其中,在非精确指数加法器和非精确尾数加法器中,精确定点加法器的位数以及非精确定点加法器的位数的确定包含以下步骤:步骤I),将非精确浮点加法器初始的非精确指数加法器和非精确尾数加法器中精确定点加法器的位数m设为O、非精确定点加法器的位数η设为k ;步骤2),对非精确浮点加法器进行建模;步骤3),根据具体的应用数据对建模后的非精确浮点加法器进行仿真;步骤4),根据应用的要求评估仿真的结果,如果仿真的结果不符合应用的要求,则将非精确指数加法器和非精确尾数加法器中精确定点加法器的位数增加一位,非精确定点加法器的位数减少一位;步骤5),重复步骤2)至步骤4),直至仿真的结果符合应用的要求。 本专利技术采用以上技术方案与现有技术相比,具有以下技术效果:1.与之前的浮点加法器相比,需要更少的硬件资源;2.功耗更低,速度更快,使得浮点加法器可以更广泛的应用在嵌入式处理器中。 【专利附图】【附图说明】 图1为本专利技术的整体框图;图2为非精确指数加法器和非精确尾数加法器中的非精确定点加法器的结构示意图; 图3为非精确指数加法器和非精确尾数加法器中非精确定点加法器位数的确定流程图。 【具体实施方式】 下面结合附图对本专利技术的技术方案做进一步的详细说明:如图1所示,本专利技术公开了一种高性能非精确浮点加法器,包含非精确指数加法器、尾数交换单元、移位单元、非精确尾数加法器、符号逻辑单元、指数更新单元以及非精确规则化单元;所述非精确指数加法器用于比较两个操作数的指数部分,并将指数比较的结果传递给尾数交换单元、符号逻辑单元以及指数更新单元;所述尾数交换单元用于根据指数比较的结果交换两个操作数的尾数部分,以保证需要进行移位的尾数处于正确的位置上,同时,将需要移位的尾数传递给所述移位单元、不需要移位的尾数传递给非精确尾数加法器;所述移位单元用于将需要移位的尾数根据指数比较的结果进行移位对齐,对齐后的尾数传递给非精确尾数加法器;所述非精确尾数加法器用于将经过对齐以后的尾数与不需要移位的尾数进行相加,并将结果传给符号逻辑单元和非精确规则化单元;所述符号逻辑单元接受两个操作数的符号以及非精确指数加法器和非精确尾数加法器的结果,从而确定两个操作数相加后和的正负;所述非精确规则化单元用于将非精确尾数加法器输出的和规则化为符合IEEE-754要求的形式,输出两个操作数相加后和的尾数,同时根据非精确尾数加法器的结果来确定指数更新单元需要的更新量;所述指数更新单元接受非精确指数加法器和非精确规则化单元的结果,用于更新两个操作数相加后和的指数。 所述非精确指数加法器和非精确尾数加法器的高位m比特为精确定点加法器、低位η比特为非精确定点加法器,其中m+n=k,k为定点加法器的总比特数。 所述非精确指数加法器和非精确尾数加法器的低位运算由或门构成,无进位位。 所述非精确规则化单元根据非精确尾数加法器中非精确的位数来进行前导零检测。 本专利技术可以应用于符合IEEE-754标准的半精度、单精度及双精度等浮点数类型。 本专利技术还公开了一种基于该高性能非精确浮点加法器的应用方法,其中,非精确指数加法器和非精确尾数加法器中,精确定点加法器的位数以及非精确定点加法器的位数的确定包含以下步骤:步骤I),将非精确浮点加法器初始的非精确指数加法器和非精确尾数加法器中精确定点加法器的位数m设为O、非精确定点加法器的位数η设为k ;步骤2),对非精确浮点加法器进行建模;步骤3),根据具体的应用数据对建模后的非精确浮点加法器进行仿真;步骤4),根据应用的本文档来自技高网...

【技术保护点】
一种高性能非精确浮点加法器,其特征在于,包含非精确指数加法器、尾数交换单元、移位单元、非精确尾数加法器、符号逻辑单元、指数更新单元以及非精确规则化单元;所述非精确指数加法器用于比较两个操作数的指数部分,并将指数比较的结果传递给尾数交换单元、符号逻辑单元以及指数更新单元;所述尾数交换单元用于根据指数比较的结果交换两个操作数的尾数部分,以保证需要进行移位的尾数处于正确的位置上,同时,将需要移位的尾数传递给所述移位单元、不需要移位的尾数传递给非精确尾数加法器;所述移位单元用于将需要移位的尾数根据指数比较的结果进行移位对齐,对齐后的尾数传递给非精确尾数加法器;所述非精确尾数加法器用于将经过对齐以后的尾数与不需要移位的尾数进行相加,并将结果传给符号逻辑单元和非精确规则化单元;所述符号逻辑单元接受两个操作数的符号以及非精确指数加法器和非精确尾数加法器的结果,从而确定两个操作数相加后和的正负;所述非精确规则化单元用于将非精确尾数加法器输出的和规则化为符合IEEE‑754要求的形式,输出两个操作数相加后和的尾数,同时根据非精确尾数加法器的结果来确定指数更新单元需要的更新量;所述指数更新单元接受非精确指数加法器和非精确规则化单元的结果,用于更新两个操作数相加后和的指数。...

【技术特征摘要】

【专利技术属性】
技术研发人员:刘伟强王成华钱亮宇
申请(专利权)人:南京航空航天大学
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1