本实用新型专利技术公开了一种动态预充控制电路和闪存存储系统,所述动态预充控制电路包括控制单元和预充电单元,所述预充电单元通过位线与一负载连接,所述控制单元用于控制所述预充电单元对负载的预充电状态,所述预充电单元用于根据所述控制单元的控制自适应的对负载进行预充电或关断对负载的预充电。本实用新型专利技术提供的动态预充控制电路和闪存存储系统实现了根据负载的预充电状态调整预充电时间,使得预充控制电路与负载实现自适应预充电。
【技术实现步骤摘要】
【专利摘要】本技术公开了一种动态预充控制电路和闪存存储系统,所述动态预充控制电路包括控制单元和预充电单元,所述预充电单元通过位线与一负载连接,所述控制单元用于控制所述预充电单元对负载的预充电状态,所述预充电单元用于根据所述控制单元的控制自适应的对负载进行预充电或关断对负载的预充电。本技术提供的动态预充控制电路和闪存存储系统实现了根据负载的预充电状态调整预充电时间,使得预充控制电路与负载实现自适应预充电。【专利说明】 一种动态预充控制电路和闪存存储系统
本技术涉及存储
,具体涉及一种动态预充控制电路和闪存存储系统。
技术介绍
闪存(Flash Memory)是一种非挥发性的半导体存储芯片,采用传统的浮栅晶体管作为最小的存储单元,在读取所述闪存存储器中的数据时,需要先通过灵敏放大器对闪存存储器的位线进行预充电,使得所述存储单元的漏极稳定在一个固定电压,再进行数据的输出。 图1为现有技术中灵敏放大器的预充控制电路图。如图1所示,所述灵敏放大器在第一控制端ENl使用一个负脉冲对所述闪存存储器的位线进行预充电,即当所述第一控制端ENl输入低电平,同时第二控制端EN2输入低电平,第三控制端EN3输入高电平时,所述预充控制电路开始对闪存存储器WL进行预充电,当所述第一控制端ENl的输入由低电平变为高电平时,停止对闪存存储器WL的预充电,所述负脉冲的脉冲宽度为一预先设计的固定值,因此,无法根据电流比较器的实际状态进行自适应的调整对闪存存储器的预充电时间。
技术实现思路
有鉴于此,本技术实施例提供一种动态预充控制电路和闪存存储系统,以解决预充控制电路不能根据负载的实际情况进行自适应预充电的问题。 一方面,本技术实施例提供了一种动态预充控制电路,包括控制单元和预充电单元,所述预充电单元通过位线与一负载连接,所述控制单元用于控制所述预充电单元对负载的预充电状态; 所述预充电单元用于根据所述控制单元的控制自适应的对负载进行预充电或关断对负载的预充电, 所述控制单元包括第一控制端、第一 NMOS管、第二 NMOS管、反相器和第一 PMOS管, 所述第一控制端与所述第一 NMOS管的栅极连接,所述第一 NMOS管的源极与所述反相器的输入端和所述预充电单元的中点连接,所述第一 NMOS管的漏极接地,所述第二NMOS管的栅极与所述第一控制端连接,所述第二 NMOS管的源极与所述第一 PMOS管的漏极连接,所述第二 NMOS管的漏极接地,所述反相器的输入端与所述预充电单元连接,所述反相器的输出端与所述第一 PMOS管的栅极连接,所述第一 PMOS管的源极与电源连接,所述第一PMOS管的漏极与所述第二 NMOS管的源极连接。 进一步地,所述预充电单元包括第二控制端、第三控制端、第四控制端、第二 PMOS管、第三PMOS管、第三NMOS管和第四NMOS管, 所述第二 PMOS管的栅极与所述第二控制端连接,所述第二控制端为所述控制单元中第一 PMOS管的漏极和第二 NMOS管的源极的中点,所述第二 PMOS管的源极与电源连接,所述第二 PMOS管的漏极与所述第三NMOS管的源极连接,所述第三PMOS管的栅极与所述第三控制端连接,所述第三PMOS管的源极与电源连接,所述第三PMOS管的漏极与所述第四NMOS管的源极连接,所述第三PMOS管的漏极和第四NMOS管的源极的中点为所述预充电单元的输出端,所述预充电单元的输出端与所述控制单元中反相器的输入端连接,所述第三NMOS管的栅极与所述第四控制端连接,所述第三NMOS管的源极与第二 PMOS管的漏极连接,所述第三NMOS管的漏极与位线连接,所述第四NMOS管的栅极与所述第四控制端连接,所述第四NMOS管的源极与第三PMOS管的漏极连接,所述第四NMOS管的漏极与位线连接。 进一步地,所述动态预充控制电路还包括第六NMOS管,所述第六NMOS管的栅极与电源连接,所述第六NMOS管的源极与位线连接,所述第六NMOS管的漏极与负载连接。 进一步地,所述预充电单元用于根据所述控制单元的控制自适应的对负载进行预充电或关断对负载的预充电具体为: 当所述第一控制端输入高电平,并且所述第四控制端输入低电平时,所述第二控制端为低电平; 当所述第一控制端输入低电平,并且所述第四控制端输入高电平时,所述预充电单元对所述负载进行预充电,当所述预充电单元的输出端的电压达到所述反相器的翻转点时,所述第二控制端被充到高电平,所述预充电单元关断对所述负载的预充电。 进一步地,所述反相器的翻转点为所述预充电单元输出端的静态工作点。 进一步地,所述第三控制端输入一固定的低电平,所述固定的低电平使得所述第三PMOS管导通。 另一方面,本技术实施例提供了一种闪存存储系统,所述闪存存储系统包括闪存存储器和用于读取所述闪存存储器中数据的灵敏放大器,其中,所述灵敏放大器中包括动态预充控制电路,所述动态预充控制电路包括上述任一项所述的动态预充控制电路。 本技术实施例提供的动态预充控制电路和闪存存储系统,通过控制单元自适应的控制预充电单元对负载的预充电状态,当所述负载的预充电状态达到目标状态时,关断对负载的预充电,当负载的预充电状态充电不足时,继续对负载预充电,由此,实现了根据负载的预充电状态调整预充电时间,使得预充控制电路与负载实现自适应预充电。 【专利附图】【附图说明】 下面将通过参照附图详细描述本技术的示例性实施例,使本领域的普通技术人员更清楚本技术的上述及其他特征和优点,附图中: 图1为现有技术中灵敏放大器的预充控制电路图; 图2为根据本技术第一实施例的一种动态预充控制电路的结构图; 图3为根据本技术第一实施例的一种动态预充控制电路的结构图; 图4为根据本技术第一实施例的一种动态预充控制电路中各控制端电压的时序图; 图5为根据本技术第二实施例的一种闪存存储系统的结构图。 【具体实施方式】 下面结合附图和实施例对本技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本技术,而非对本技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本技术相关的部分而非全部内容。 本技术实施例的动态预充控制电路可应用于闪存存储系统的灵敏放大器中,能够实现闪存存储器的自适应预充电,该闪存存储器可以是NAND闪存也可以是NOR闪存,该闪存存储器可以应用于各种数码设备、数码相机、MP3播放器、U盘、手机和掌上游戏机等电子产品中,其中,所述数码设备可以包括计算机和数字电视等,所述掌上游戏机可以包括 PSP、PSV、任天堂 3DS (Nintendo 3DS)等。 在图2中示出了本技术的第一实施例。 图2为根据本技术第一实施例的一种动态预充控制电路的结构图,该动态预充控制电路可应用于灵敏放大器中,所述动态预充控制电路包括:控制单元11和预充电单元12,所述预充电单元12通过位线与一负载13连接。 其中,所述控制单元11用于控制所述预充电单元12对负载13的预充电状态,所述预充电单元12用于根据所述控制单元11的控制自适应的对负载13进行预充电或关本文档来自技高网...
【技术保护点】
一种动态预充控制电路,包括控制单元和预充电单元,所述预充电单元通过位线与一负载连接,其特征在于, 所述控制单元用于控制所述预充电单元对负载的预充电状态; 所述预充电单元用于根据所述控制单元的控制自适应的对负载进行预充电或关断对负载的预充电, 所述控制单元包括第一控制端、第一NMOS管、第二NMOS管、反相器和第一PMOS管, 所述第一控制端与所述第一NMOS管的栅极连接,所述第一NMOS管的源极与所述反相器的输入端和所述预充电单元的中点连接,所述第一NMOS管的漏极接地,所述第二NMOS管的栅极与所述第一控制端连接,所述第二NMOS管的源极与所述第一PMOS管的漏极连接,所述第二NMOS管的漏极接地,所述反相器的输入端与所述预充电单元连接,所述反相器的输出端与所述第一PMOS管的栅极连接,所述第一PMOS管的源极与电源连接,所述第一PMOS管的漏极与所述第二NMOS管的源极连接。
【技术特征摘要】
【专利技术属性】
技术研发人员:陈晓璐,
申请(专利权)人:北京兆易创新科技股份有限公司,
类型:新型
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。