一种性价比较好的PCB设计方法技术

技术编号:10714196 阅读:194 留言:0更新日期:2014-12-03 17:46
本发明专利技术公开了一种性价比较好的PCB设计方法,所述PCB采用PCB材料混压设计方式,PCB板上使用normalloss和lowloss材料两种,其中,在PCB板上高速信号走线层使用Lowloss材料,普通低速信号走线层使用normalloss材料。本发明专利技术提供了一种PCB材料混压设计方法,不仅能满足长PCB走线的高速信号质量,而且可有效降低产品开发成本,提升产品的性价比,满足高速信号质量且有效降低产品设计质量。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种性价比较好的PCB设计方法,所述PCB采用PCB材料混压设计方式,PCB板上使用normalloss和lowloss材料两种,其中,在PCB板上高速信号走线层使用Lowloss材料,普通低速信号走线层使用normalloss材料。本专利技术提供了一种PCB材料混压设计方法,不仅能满足长PCB走线的高速信号质量,而且可有效降低产品开发成本,提升产品的性价比,满足高速信号质量且有效降低产品设计质量。【专利说明】一种性价比较好的PCB设计方法
本专利技术涉及一种性价比较好的PCB设计方法。
技术介绍
目前主板设计时,为考虑开发成本,提升产品市场竞争力。在电子器件和PCB材料选择上都趋向于成本较低的设计方案。因而,对于PCB材料的选择,一般会首先normalloss材料进行设计,当PCB打板信号测试出现问题话,再考虑更换性能较好的Low loss材料进行设计。这样,不仅会延长产品的开发周期,而且,PCB整板材料切换成low loss模式,将大幅提升产品开发费用。low loss材料价格一般为normal loss材料的3?4倍,这样对于PCB板叠层数较高时(比如:10层板以上),其材料替换后的产品开发将会更高。 目前Server产品PCB设计正趋向于信号高速度,走线互连高密度方向发展。为提升高速信号设计余量,PCB设计者可从以下方面考虑: (1)Re-driver/Re-timer 的使用; (2)更好的Connector/Cable 连接器;(3)更优化的Trace走线拓扑,如较短的PCB走线; (4)更好的PCB材料,如lowloss材料等。 其中,(I)、( 2 )、( 4 )方法都是采用更好的器件及PCB材料来满足信号性能,这样会导致产品开发成本的大幅提升。而对于方法3:缩短PCB走线长度的方式又存在一定的局限性,其受到PCB板上器件的摆放位置影响较大。 以Server产品为例,传统8层板叠层设计及高速信号走线层如图1所示,QPI/PCIE等高速信号在叠层中的每信号层上均有分布,其PCB材料选择为normal loss。因此,若设计存在差异化功能,可能会造成外层或内层高速信号线PCB trace走线较长,引起信号裳减失效。 因而,为满足设计的需求,一般会更换较好的材料,按图2所示,为满足设计需求,其PCB整板更换成较好的low loss材料,这样势必会增加产品开发费用,降低产品市场竞争力。
技术实现思路
本专利技术要解决的技术问题是:提供一种性价比较好的PCB设计方法。 本专利技术所采用的技术方案为:一种性价比较好的PCB设计方法,所述PCB采用PCB材料混压设计方式,PCB板上使用normal loss和low loss材料两种,其中,在PCB板上高速信号走线层使用Low loss材料,普通低速信号走线层使用normal loss材料。 事先将主板上的高速信号全部集中在PCB同层或几层上,这样,PCB板上使用的low loss材料的数量将大幅降低。因此,可有效降低产品的开发成本。 根据layout实际走线模式,在PCB叠层中,位于某Signal Layer上的PCIE trace长度超出spec规定,而其他信号层QPI/PCIE长度均满足spec要求,将该信号层所在的Prepreg材料,由normal loss材料更换为low loss材料。 注:core又叫内芯板;PP的英文是prepreg,也叫预浸或半固化片。PP和core相比要软一些,并且有一定的粘性,它有很多种厚度可供选择,以便对电路板的叠层厚度进行调整以达到控制阻抗的目的。core是两面带铜箔的,pp就是单纯的介质。 对于PCB叠层中,当位于CORE层走线的信号较长时,其他信号仍满足spec要求时,将该信号走线布置到Prepreg材料层,同时将该Prepreg材料层由normal loss材料更换为low loss材料。 本专利技术的有益效果为:本专利技术提供了一种PCB材料混压设计方法,不仅能满足长PCB走线的高速信号质量,而且可有效降低产品开发成本,提升产品的性价比。 【专利附图】【附图说明】 图1为传统8层叠层及材料选择;图2为PCB走线较长时,材料替换方式;图3为Layerl上PCIE走线较长时,PCB板材替换方式;图4为芯板core更换low loss材料;图5为化片Prepreg更换low loss材料。 【具体实施方式】 下面参照附图,通过【具体实施方式】,对本专利技术进一步说明:一种性价比较好的PCB设计方法,为满足高速信号质量且有效降低产品设计质量,所述PCB采用PCB材料混压设计方式,PCB板上使用normal loss和low loss材料两种,其中,在PCB板上高速信号走线层使用Low loss材料,普通低速信号走线层使用normal loss材料。 事先将主板上的高速信号全部集中在PCB同层或几层上,这样,PCB板上使用的low loss材料的数量将大幅降低。因此,可有效降低产品的开发成本。 根据layout实际走线模式,在PCB叠层中,位于某Signal Layer上的PCIE trace长度超出spec规定,而其他信号层QPI/PCIE长度均满足spec要求,将该信号层所在的Prepreg材料,由normal loss材料更换为low loss材料。 为满足产品设计需求和有效降低产品开发费用,对违反spec规定的设计,将采用PCB叠层材料压合设计模式,根据layout实际走线模式,确定材料替换及layout优化方式。如上图1在PCB叠层中,对于位于Signal Layerl上的PCIE trace长度超出spec规定,而其他信号层QPI/PCIE长度均满足spec要求,那样,我们仅需更换Iayerl和layer2之间的Prepreg材料即可,如图3所示。 对于PCB叠层中,当位于CORE层走线的信号较长时,其他信号仍满足spec要求时,将该信号走线布置到Prepreg材料层,同时将该Prepreg材料层由normal loss材料更换为low loss材料。 如图4所示,由于器件摆放问题,原先内层走线的QPI信号较长,而外层PCIE仍满足spec要求时,通常会考虑更换layer2与layer3之间芯板corel和layer6与layer7之间芯板core3的材料为low loss性能。 但经过咨询材料商,通常芯板Core的价格要高于化片Pr印reg。因此,我们将内层QPI信号布置到外层Layerl&Layerf进行布线,这样,不仅能有效保证信号质量,也可进步降低产品开发成本,如图5所示。【权利要求】1.一种性价比较好的PCB设计方法,其特征在于:所述PCB采用PCB材料混压设计方式,PCB板上使用normal loss和low loss材料两种,其中,在PCB板上高速信号走线层使用Low loss材料,普通低速信号走线层使用normal loss材料。2.根据权利要求1所述的一种性价比较好的PCB设计方法,其特征在于:将主板上的高速信号全部集中在PCB同层或几层上。3.根据权利要求1或2所述的一种性价比较好的PCB本文档来自技高网
...

【技术保护点】
一种性价比较好的PCB设计方法,其特征在于:所述PCB采用PCB材料混压设计方式,PCB板上使用normal loss和low loss材料两种,其中,在PCB板上高速信号走线层使用Low loss材料,普通低速信号走线层使用normal loss材料。

【技术特征摘要】

【专利技术属性】
技术研发人员:武宁吴福宽
申请(专利权)人:浪潮电子信息产业股份有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1