当前位置: 首页 > 专利查询>刘兴宾专利>正文

一种Mini‑LVDS通道复用接口及其通道信号分时复用方法技术

技术编号:10411232 阅读:271 留言:0更新日期:2014-09-10 19:54
本发明专利技术提供了一种Mini‑LVDS通道复用接口及通道信号分时复用方法,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:通道1至通道m的时钟信号C1LVCLK~CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接;通道1~m的第一对数据信号C1LV1~CmLV1分别与主控芯片的数据输出信号C1LV1至CmLV1相连接;通道1~m的第n(n大于或等于2)对数据信号C1LVn~CmLVn全部与主控芯片的数据输出信号CXLVn相连接。本发明专利技术使得主控芯片输出的差分数据信号可以在不同的通道之间分时复用,从而节省了主控芯片的差分数据IO,进而降低了生产规模和成本。

【技术实现步骤摘要】
—种Min1-LVDS通道复用接口及其通道信号分时复用方法
本专利技术涉及信号传输
,特别是一种用于液晶面板等的时序控制模块与液晶面板列驱动电路之间的视频数据传输用Min1-LVDS接口,以及一种所述Min1-LVDS接口通道信号分时复用方法。
技术介绍
在平板显示领域,尤其对于液晶显示面板,分辨率越来越高的这种趋势正一步一步将常规接口对显示面板的驱动能力推向极限。现代技术水平的显示器,其总带宽要求已经在5Gbps的范围内,而且还会增加。这就必需要时序控制器和显示驱动器之间有大量的连接,这也成为显示器面积进一步减小的瓶颈。由于这种大量的互连还会带来电磁干扰,这也是一个问题。传统的并行CMOS接口,虽然在过去的低分辨率显示时代表现良好,却再也不适用于如今的显示器,于是Min1-LVDS作为一种高速串行接口应运而生。Min1-LVDS作为一种单向接口,多用于液晶面板时序控制模块与液晶面板列驱动电路之间的视频数据传输。液晶面板列驱动电路的Min1-LVDS接口一般由两个通道、四个通道,八个通道或十六个通道组成。每个通道由3对、4对、5对或6对差分数据信号和一对差分时钟信号组成。除了携带视频数据的差分信号对,构成Min1-LVDS的还有两个信号,TPl与P0L,其中TPl本质上是一种行分隔符,由定时控制器生成以表示每行数据传输的结束。为了提高时序控制模块与液晶面板之间的数据传输率,达到更高的显示刷新率和分辨率,通常需要增多通道个数,这就要求液晶面板时序控制模块的主控芯片有足够多的差分1来输出这些信号,从而使主控芯片的规模和成本大幅增加。【专利技术内容】为了克服现有技术的不足,本专利技术提供了一种Min1-LVDS通道复用接口及通道信号分时复用方法,解决了现有技术中随液晶面板通道数成倍增加而使液晶面板时序控制模块主控芯片的差分1也需要成倍增加的问题,从而降低了时序控制模块主控芯片的规模和成本。本专利技术解决其技术问题所采用的技术方案是:一种Min1-LVDS通道复用接口,用m表示复用的总通道数、η表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道I的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道I~m的第I对数据信号C1LV1、C2LV1……CmLVl分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLVl相连接,分别由主控芯片的C1LV1、C2LV1……CmLVl控制;通道I~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道I~m的第η对数据信号ClLVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。优选的,所述复用的总通道数m为2~16。—种上述Min1-LVDS通道复用接口的通道信号分时复用方法,其特征在于:TP1信号上的正脉冲用于指示一行视频数据传输结束,两个TPl信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数m将行时间窗口分成了通道I时间窗口、通道2时间窗口……通道m时间窗口 ;在通道I时间窗口,主控芯片首先通过ClLVl输出通道I的复位脉冲,然后主控芯片通过C1LV1、CXLV2~CXLVn共同输出通道I对应列的视频数据;在通道2时间窗口,主控芯片首先通过C2LV1输出通道2的复位脉冲,然后主控芯片通过C2LV1、CXLV2~CXLVn共同输出通道2对应列的视频数据;以此类推,在通道m时间窗口,主控芯片首先通过CmLVl输出通道m的复位脉冲,然后主控芯片通过CmLVl、CXLV2~CXLVn共同输出通道m对应列的视频数据。本专利技术的积极效果:本专利技术通道I至通道m的时钟信号共同由主控芯片的时钟输出信号控制,通道I至通道m的第I对数据信号分别由主控芯片相应输出信号控制,通道I至通道m的第2至η对数据信号分别共同由主控芯片相应输出信号控制,这种设计方案使得液晶面板每增加一个Min1-LVDS通道,液晶面板时序控制模块的主控芯片只需增加一个用于输出对应通道复位脉冲的差分数据1即可完成对新增通道的控制,从而节省了主控芯片的差分数据10,进而降低了主控芯片的规模和成本。【附图说明】图1是本专利技术一种Min1-LVDS通道复用接口的电路连接示意图;图2是本专利技术一种Min1-LVDS通道复用接口的控制信号时序图;图3是本专利技术实施例1的电路连接示意图;图4是本专利技术实施例1的控制信号时序图。【具体实施方式】下面结合附图对本专利技术及本专利技术的优选实施例进行详细说明。参照图1,本专利技术优提供一种Min1-LVDS通道复用接口,用m表示复用的总通道数、η表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道I的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道I~m的第一对数据信号ClLVl、C2LV1……CmLVl分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLVl相连接,分别由主控芯片的ClLVU C2LV1......CmLVl控制;通道I~m的第2对数据信号C1LV2、C2LV2......CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道I~m的第η对数据信号ClLVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。参照图2,本专利技术所述的Min1-LVDS通道复用接口的通道信号分时复用方法为:图中XXX表示任意值,复位脉冲与Min1-LVDS相关标准一致。 TPl信号上的正脉冲用于指示一行视频数据传输结束,两个TPl信号正脉冲之间为一行视频数据传输的时间即行时间窗口。图2中复用的总通道数为m,所以将行时间窗口分成了通道I时间窗口、通道2时间……通道m时间窗口。其工作过程如下,TPl信号上的正脉冲用于指示一行视频数据传输结束,两个TPl信号正脉冲之间为一行视频数据传输的时间即行时间窗口,根据复用的总通道数m将行时间窗口分成了通道I时间窗口、通道2时间窗口……通道m时间窗口 ;在通道I时间窗口,ClLVl输出通道I的复位脉冲,然后ClLVl、CXLV2~CXLVn输出通道I对应列的视频数据;在通道2时间窗口,C2LV1输出通道2的复位脉冲,然后C2LV1、CXLV2~CXLVn输出通道2对应列的视频数据;以此类推,在通道m时间窗口,CmLVl输出通道m的复位脉冲,然后CmLVl、CXLV2~CXLVn输出通道m对应列的视频数据。替代形式说明:1、复用的通道个数m是根据需要灵活设定的,可以是2个通道复用、3个通道复用、4个通道复用,甚至更多。2、m个通道之间复用的信号个数是没有下限的,假设一个通道有η对差分数据信号和I对差分时钟信号组成,则除了需要输出复位脉冲的差分数据信号无法复用外,m个通道之间最多可以复用η-1个差分数据信号,最少可以复用I个差分数据信号。时钟信号根据设计需要,可以复用也可以不复用本文档来自技高网...
一种<a href="http://www.xjishu.com/zhuanli/62/201410272843.html" title="一种Mini‑LVDS通道复用接口及其通道信号分时复用方法原文来自X技术">Mini‑LVDS通道复用接口及其通道信号分时复用方法</a>

【技术保护点】
一种Mini‑LVDS通道复用接口,用m表示复用的总通道数、n表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道1的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道1~m的第一对数据信号C1LV1、C2LV1……CmLV1分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLV1相连接,分别由主控芯片的C1LV1、C2LV1……CmLV1控制;通道1~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道1~m的第n对数据信号C1LVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。

【技术特征摘要】
1.一种Min1-LVDS通道复用接口,用m表示复用的总通道数、η表示一个通道包含的差分信号对数,其特征在于:硬件电路上通道I的时钟信号C1LVCLK、通道2的时钟信号C2LVCLK……通道m的时钟信号CmLVCLK全部与主控芯片的时钟输出信号CXLVCLK相连接,共同由CXLVCLK控制;通道I~m的第一对数据信号ClLVl、C2LV1……CmLVl分别与主控芯片的数据输出信号C1LV1、C2LV1……CmLVl相连接,分别由主控芯片的ClLVl、C2LV1……CmLVl控制;通道I~m的第2对数据信号C1LV2、C2LV2……CmLV2全部与主控芯片的数据输出信号CXLV2相连接,共同由CXLV2控制;依此类推,通道I~m的第η对数据信号CILVn、C2LVn……CmLVn全部与主控芯片的数据输出信号CXLVn相连接,共同由CXLVn控制。2.根据权利要求1所述的一种Min1-LVDS通道...

【专利技术属性】
技术研发人员:刘兴宾
申请(专利权)人:刘兴宾
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1