电源时序电路制造技术

技术编号:10176774 阅读:125 留言:0更新日期:2014-07-02 16:39
一种电源时序电路包括第一至第五电子开关、第一至第九电阻及一电容。该第五电子开关的第一端用于接收一开机信号,该第四电子开关的第三端用于输出一电源好信号。该电源时序电路在上电时所有电源都正常输出时控制第四电子开关导通,第五电子开关截止,以控制开机信号输出后一段时间方输出高电平的电源好信号。本发明专利技术时序电路可较好的满足了电脑电源与电脑主机之间的时序问题。

【技术实现步骤摘要】
【专利摘要】一种电源时序电路包括第一至第五电子开关、第一至第九电阻及一电容。该第五电子开关的第一端用于接收一开机信号,该第四电子开关的第三端用于输出一电源好信号。该电源时序电路在上电时所有电源都正常输出时控制第四电子开关导通,第五电子开关截止,以控制开机信号输出后一段时间方输出高电平的电源好信号。本专利技术时序电路可较好的满足了电脑电源与电脑主机之间的时序问题。【专利说明】电源时序电路
本专利技术涉及一种电源时序电路。
技术介绍
具体来说,当电脑电源通电后,输出一个备用电压(通常为5V备用电压5V_SB)到电脑主机上,电脑主机上的少部分电路开始工作,并等待开机的操作,此时称为待机状态;当按下电脑主机上的电源开关时,电脑主机将开机信号PSON由高电平变为低电平,所述电脑电源接收到该低电平的开机信号PSON后开始启动并产生所有的输出电压给电脑主机,在所有的输出电压正常建立后100-500ms的延迟时间内,电脑电源产生一高电平的电源好信号PWR_G00D,表示电源已经准备好,然后电脑主机开始启动和运行;正常关机时,电脑主机在完成所有的关机操作后,把所述开机信号PSON变回为高电平,所述电脑电源关闭所有的输出电压,只保留备用电压输出,同时所述电源好信号PWR_G00D变为低电平,电脑主机恢复到待机状态。当用户使用主机时,可能会采用各种不同的电脑电源,由于各种电脑电源生产厂家的产品不同,可能会导致主机在搭配某种电脑电源时出现不能正常工作的情况,也就是主机与电脑电源不相容,而造成这种不相容的主要原因之一就是时序的延迟时间不对或电压不对,不能满足要求。【专利技术内容】鉴于以上内容,有必要提供一种可保证电脑开关机时序的电源时序电路。一种电源时序电路,包括第一至第五电子开关、第一至第九电阻及一电容,该第一电子开关的第一端通过该第一电阻与第一系统电源输出引脚相连,还通过该第二电阻接地,该第一电子开关的第二端接地;该第二电子开关的第一端通过该第三电阻与第二系统电源输出引脚相连,还通过该第四电阻接地,该第二电子开关的第二端与该第一电子开关的第三端相连,该第三电子开关的第一端通过该第五电阻与第三系统电源输出引脚相连,还通过该第六电阻接地,该第三电子开关的第二端与该第二电子开关的第三端相连,该第三电子开关的第三端通过该第七电阻与待机电源输出引脚相连,还直接与该第四电子开关的第一端相连;该第四电子开关的第二端接地,该第四电子开关的第三端通过该第八电阻与该待机电源输出引脚相连,还通过该电容接地,该第四电子开关的第三端用于输出一电源好信号;该第五电子开关的第一端用于接收一主板输出的开机信号,该第五电子开关的第二端接地,该第五电子开关的第三端与该第四电子开关的第三端相连;当该第一至第五电子开关的第一端为高电平时,该第一至第五电子开关的第二端分别与第三端导通;当第一至第五电子开关的第一端为低电平时,该第一至第五电子开关的第二端分别与第三端截止。上述电源时序电路可使所述电源好信号的延迟时间及电压很容易达到要求,较好的满足了电脑电源与电脑主机之间的时序问题。【专利附图】【附图说明】图1是本专利技术电源时序电路的较佳实施方式的电路图。主要元件符号说明【权利要求】1.一种电源时序电路,包括第一至第五电子开关、第一至第九电阻及一电容,该第一电子开关的第一端通过该第一电阻与第一系统电源输出引脚相连,还通过该第二电阻接地,该第一电子开关的第二端接地;该第二电子开关的第一端通过该第三电阻与第二系统电源输出引脚相连,还通过该第四电阻接地,该第二电子开关的第二端与该第一电子开关的第三端相连,该第三电子开关的第一端通过该第五电阻与第三系统电源输出引脚相连,还通过该第六电阻接地,该第三电子开关的第二端与该第二电子开关的第三端相连,该第三电子开关的第三端通过该第七电阻与待机电源输出引脚相连,还直接与该第四电子开关的第一端相连;该第四电子开关的第二端接地,该第四电子开关的第三端通过该第八电阻与该待机电源输出引脚相连,还通过该电容接地,该第四电子开关的第三端用于输出一电源好信号;该第五电子开关的第一端用于接收一主板输出的开机信号,该第五电子开关的第二端接地,该第五电子开关的第三端与该第四电子开关的第三端相连;当该第一至第五电子开关的第一端为高电平时,该第一至第五电子开关的第二端分别与第三端导通;当第一至第五电子开关的第一端为低电平时,该第一至第五电子开关的第二端分别与第三端截止。2.如权利要求1所述电源时序电路,其特征在于:该电源时序电路还包括第十电阻,该第五电子开关的第一端通过该第十电阻接收该开机信号。3.如权利要求2所述的电源时序电路,其特征在于:该第一至第五电子开关为NPN型三极管,该第一至第五电子开关的第一端、第二端及第三端分别为NPN型三极管的基极、发射极及集电极。4.如权利要求2所述的电源时序电路,其特征在于:该第一至第五电子开关为N沟道场效应管,该第一至第 五电子开关的第一端、第二端及第三端分别为N沟道场效应管的栅极、源极及漏极。【文档编号】G06F1/26GK103901998SQ201210588135【公开日】2014年7月2日 申请日期:2012年12月29日 优先权日:2012年12月29日【专利技术者】周海清 申请人:鸿富锦精密工业(深圳)有限公司, 鸿海精密工业股份有限公司本文档来自技高网...

【技术保护点】
一种电源时序电路,包括第一至第五电子开关、第一至第九电阻及一电容,该第一电子开关的第一端通过该第一电阻与第一系统电源输出引脚相连,还通过该第二电阻接地,该第一电子开关的第二端接地;该第二电子开关的第一端通过该第三电阻与第二系统电源输出引脚相连,还通过该第四电阻接地,该第二电子开关的第二端与该第一电子开关的第三端相连,该第三电子开关的第一端通过该第五电阻与第三系统电源输出引脚相连,还通过该第六电阻接地,该第三电子开关的第二端与该第二电子开关的第三端相连,该第三电子开关的第三端通过该第七电阻与待机电源输出引脚相连,还直接与该第四电子开关的第一端相连;该第四电子开关的第二端接地,该第四电子开关的第三端通过该第八电阻与该待机电源输出引脚相连,还通过该电容接地,该第四电子开关的第三端用于输出一电源好信号;该第五电子开关的第一端用于接收一主板输出的开机信号,该第五电子开关的第二端接地,该第五电子开关的第三端与该第四电子开关的第三端相连;当该第一至第五电子开关的第一端为高电平时,该第一至第五电子开关的第二端分别与第三端导通;当第一至第五电子开关的第一端为低电平时,该第一至第五电子开关的第二端分别与第三端截止。...

【技术特征摘要】

【专利技术属性】
技术研发人员:周海清
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1