本发明专利技术公开了一种嵌入式软件性能评测硬件辅助测试装置,其特征在于:包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。本发明专利技术还提供了一种嵌入式软件性能评测硬件辅助测试方法,步骤如下:1)时间测量;2)中断响应测量。本发明专利技术既能够不增加被测系统负担,又能高精度的完成计时工作,还能模拟外部中断触发,进行数据的存储、处理和传输。
【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种嵌入式软件性能评测硬件辅助测试装置,其特征在于:包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。本专利技术还提供了一种嵌入式软件性能评测硬件辅助测试方法,步骤如下:1)时间测量;2)中断响应测量。本专利技术既能够不增加被测系统负担,又能高精度的完成计时工作,还能模拟外部中断触发,进行数据的存储、处理和传输。【专利说明】
本专利技术属于软件传输协议领域,具体地说,涉及一种。
技术介绍
软件性能测试常使用时间指标,以绝对时间间隔——起始时刻和终止时刻的时间差表示。通常的测量方法为:在被测代码的第一条语句前插入计时起始标志,在被测代码最后一条语句之后插入计时终止标志,计时终止后取时间间隔。另一种测试方法是单位时间内的执行数,将被测代码置于一个循环体内,通过多次循环计时比较性能。第二种方法通过长时间执行提高了测量精度。但无论使用那种方法,时间测量手段非常重要。现有的时间测量主要依赖操作系统自身的时间机制,如Linux的微秒级gettimeofday O !Windows的秒级time O、毫秒级GetLocalTime O。嵌入式实时操作系统也提供时钟接口,如uCOS的OSTimeGetO、Vxfforks的clock_gettime O等,但受嵌入式平台和操作系统内部实现机制限制,时间精度通常为10毫秒级,测量精度和准确性有一定限制。另外,嵌入式软件中断性能评测也是一大难点。中断性能指标测量的常规方法是使用软中断模拟,然而这种方法不能完整表达中断的正确过程,需要外部模拟中断支持。
技术实现思路
本专利技术要解决的技术问题是克服上述缺陷,提供一个,既能够不增加被测系统负担,又能高精度的完成计时工作,还能模拟外部中断触发,进行数据的存储`、处理和传输。为解决上述问题,本专利技术所采用的技术方案是:—种嵌入式软件性能评测硬件辅助测试装置,其特征在于:包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。作为一种改进,所述控制装置包括ARM单片机、数据处理模块、精确计时模块和事件触发模块;通信端口上设置有GPIO模块,被测试软件运行硬件平台通过GPIO模块连接ARM单片机,同时另一个通讯端口通过串口连接安装有测试系统的PC机;所述事件触发模块和精确计时模块连接被测试软件运行硬件平台。本专利技术还提供了一种嵌入式软件性能评测硬件辅助测试方法,步骤如下:I)、时间测量:被测试软件运行硬件平台添加了计时插桩的软件代码,PC机的测试系统首先通知测试装置开始时间测量,然后启动被测系统的软件测试用例;被测系统运行至“开始计时”语句时,首先对特定的GPIO输出高电平,获得一个上升沿触发辅助测试仪开始计时;计时结束时对GPIO输出低电平,获得一个下降沿触发测试仪结束计时;2)、中断响应测量:测试装置模拟外部中断并在此场景下对其进行计时,在中断模拟中,起始时间的测量从测试仪发出激励信号开始,不需要在被测试软件运行硬件平台中插桩,终止时间由被测试软件运行硬件平台中的插桩函数确定。由于采用了上述技术方案,与现有技术相比,本专利技术提出了一个支持嵌入式软件评测的通用辅助测试方法和装置,既能够不增加被测系统负担,又能高精度的完成计时工作,还能模拟外部中断触发,进行数据的存储、处理和传输。【专利附图】【附图说明】图1为本专利技术一种实施例的结构框图;图2为本专利技术一种实施例中时间测量的工作流程图;图3为本专利技术一种实施例中中断响应测量的工作流程图。【具体实施方式】实施例:如图1所示,一种嵌入式软件性能评测硬件辅助测试装置,包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。在本实施例中,所述控制装置包括ARM单片机、数据处理模块、精确计时模块和事件触发模块;通信端口上设置有GPIO模块,被测试软件运行硬件平台通过GPIO模块连接ARM单片机,同时另一个通讯端口通过串口连接安装有测试系统的PC机;所述事件触发模块和精确计时模块连接被测试软件运行硬件平台。本专利技术还提供了一种嵌入式软件性能评测硬件辅助测试方法,步骤如下:I)、时间测量:如图2所示,被测试软件运行硬件平台添加了计时插桩的软件代码,PC机的测试系统首先通知测试装置开始时间测量,然后启动被测系统的软件测试用例;被测系统运行至“开始计时”语句时,首先对特定的GPIO输出高电平,获得一个上升沿触发辅助测试仪开始计时;计时结束时对GPIO输出低电平,获得一个下降沿触发测试仪结束计时。2)、中断响应测量:如图3所示,测试装置模拟外部中断并在此场景下对其进行计时,在中断模拟中,起始时间的测量从测试仪发出激励信号开始,不需要在被测试软件运行硬件平台中插桩,终止时间由被测试软件运行硬件平台中的插桩函数确定。由于采用了上述技术方案,与现有技术相比,本专利技术提出了一个支持嵌入式软件评测的通用辅助测试方法和装置,既能够不增加被测系统负担,又能高精度的完成计时工作,还能模拟外部中断触发,进行数据的存储、处理和传输。【权利要求】1.一种嵌入式软件性能评测硬件辅助测试装置,其特征在于:包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。2.根据权利要求1中所述的嵌入式软件性能评测硬件辅助测试装置,其特征在于:所述控制装置包括ARM单片机、数据处理模块、精确计时模块和事件触发模块;通信端口上设置有GPIO模块,被测试软件运行硬件平台通过GPIO模块连接ARM单片机,同时另一个通讯端口通过串口连接安装有测试系统的PC机;所述事件触发模块和精确计时模块连接被测试软件运行硬件平台。3.根据权利要求2中所述的嵌入式软件性能评测硬件辅助测试方法,其特征在于:步骤如下: 1)、时间测量:被测试软件运行硬件平台添加了计时插桩的软件代码,PC机的测试系统首先通知测试装置开始时间测量,然后启动被测系统的软件测试用例;被测系统运行至“开始计时”语句时,首先对特定的GPIO输出高电平,获得一个上升沿触发辅助测试仪开始计时;计时结束时对GPIO输出低电平,获得一个下降沿触发测试仪结束计时; 2)、中断响应测量:测试装置模拟外部中断并在此场景下对其进行计时,在中断模拟中,起始时间的测量从测试仪发出激励信号开始,不需要在被测试软件运行硬件平台中插桩,终止时间由被测试软件运行硬件平台中的插桩函数确定。【文档编号】G06F11/34GK103853648SQ201410060129【公开日】2014年6月11日 申请日期:2014年2月21日 优先权日:2014年2月21日 【专利技术者】刘姝, 陈星宇, 程胜, 李尚杰, 任永青 申请人:北京神舟航天软件技术有限公司本文档来自技高网...
【技术保护点】
一种嵌入式软件性能评测硬件辅助测试装置,其特征在于:包括电路板,电路板上设置有控制装置和若干通信端口,通信端口连接有被测试软件运行硬件平台和测试系统,测试系统安装在PC机上。
【技术特征摘要】
【专利技术属性】
技术研发人员:刘姝,陈星宇,程胜,李尚杰,任永青,
申请(专利权)人:北京神舟航天软件技术有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。