深圳中微电科技有限公司专利技术

深圳中微电科技有限公司共有64项专利

  • 本发明提供了一种适配POCL和GPU性能模拟器的伪内核态实现方法、系统及存储介质,适配模拟器的驱动器SMD执行如下步骤:接收步骤:接收用户态下发的命令;处理步骤:对接收的命令进行处理;下发步骤:将处理后的命令下发至GPU性能模拟器;返回...
  • 本发明公开了一种通用可配置Transformer神经网络的硬件加速器及其实现方法,包括控制单元、计算单元和DMA单元,控制单元监测计算单元和DMA单元的状态,并决定是否发送指令;计算单元从固定sRAM位置读取数据,并输出到下一步计算的固...
  • 本发明公开了一种用于实时线程跟踪与验证的方法、系统及存储介质,所述方法包括当片上系统硬件线程出现分支跳转时,根据已知的起始地址,片上系统的编码器会向主机系统发送程序计数器地址变化增量值,同时主机系统在运行指令模拟器,当指令模拟器出现分支...
  • 本发明提供了一种环形缓冲区的操控方法、系统及存储介质,包括寄存器设置步骤:设置读指针寄存器和写指针寄存器;写指针更新步骤:当驱动程序向环形缓冲区写入数据并更新写指针后,把更新后写指针的数值写入写寄存器;判断步骤:gpu判断读指针寄存器和...
  • 本发明提供了一种GPU实时处理数据的方法、系统及存储介质,包括如下步骤:步骤1:给环形缓冲区中读取的数据加上引用计数,用以标记数据是否被处理完成;步骤2:当引用计数为0的时候,自动触发中断给CPU去处理,同时把数据所在的地址写到完成寄存...
  • 本发明提供了一种无毛刺低延时的分频时钟切换电路,包括可编程延迟单元、逻辑处理单元,将分频时钟在源时钟下进行寄存得到信号DIV_RR,所述可编程延迟单元用于对分频时钟进行寄存得到信号DIV_RN,所述逻辑处理单元与所述可编程延迟单元相连,...
  • 本发明涉及自动化测试技术领域,特别涉及一种基于Linux GUI电源管理的压测方法。本压测方法包括以下步骤:S1.压测配置;S2.桌面图像目标图片获取;S3.执行压测动作;S4.开机唤醒;S5.桌面图像异常检查;S6.桌面操作异常检查;...
  • 本发明提供了一种提高gpu数据交互效率的方法、系统及介质,该方法包括:用户态将需要渲染的顶点、纹理信息组织成job通过ioctl下发到内核态驱动;内核态驱动将job进行依赖检查、同步操作并提交给内核线程进行调度,将job提交给GPU去渲...
  • 本发明涉及图像处理技术领域,特别涉及一种处理linux系统显卡关机花屏的方法及系统。其方法包括步骤:S1.准备阶段:收集linux系统关机或异常退出桌面显示情况,筛选影响渲染送显和PageFlip触发的进程,标记为黑屏进程;S2.初始化...
  • 本发明提供了一种基于缓冲区的像素渲染保序方法、系统及存储介质,包括:光栅化模块对一个图元进行光栅化,得到屏幕上在图元内部的像素,光栅化模块将像素、以及像素信息发送至着色器执行单元簇,同时光栅化模块将像素信息发送至光栅化处理单元的处理队列...
  • 本发明提供了一种GPU性能优化方法、系统及存储介质,在LDST单元中增加一个load指令队列;load指令的写寄存器操作直接在LDST单元内部完成。本发明的有益效果是:本发明通过使用load指令队列来存放阻塞的load指令来大大提升性能...
  • 本发明公开了一种配置BootRom的方法、系统、设备和存储介质,方法包括以下步骤:将BootRom中包括启动地址参数的配置文件存储到可编程存储器的特定地址空间内;系统上电,运行BootRom程序,读取可编程存储器的特定地址空间内的配置文...
  • 本发明公开了一种基于多FPGA验证平台的可复用接口配置方法、装置和设备,方法包括:将各FPGA模块的多个信号接口均转换为一个串行接口FSI,所述串行接口FSI包括发送控制器和接收控制器,所述发送控制器用于将多个接口信号封装成串行传输协议...
  • 本发明公开了一种基于MVP架构的GPU模拟器中高速缓存器存储架构,高速缓存器存储架构为多级结构,所述GPU模拟器中的一级缓存位于单流水线处理单元中并且由所述单流水线处理单元独占,二级缓存位于所述GPU模拟器芯片中并被各图像处理线程共享。...
  • 本发明公开了GPU多路HDMI音频同步输出方法,方法包括:注册多个PCM设备分别单独关联一个对应的HDMI设备,注册一个虚拟PCM设备关联各HDMI设备;各PCM设备对音频数据处理后拷贝到对应的HDMI设备Buffer中;将HDMI设备...
  • 本发明提供了一种qemu的多人协作调试系统及方法,包括一个服务端和多个客户端,所述服务端为gpgpu多人协同调试提供数据服务,实现gpgpu调试过程中控制和全面数据的功能支持;所述客户端为gpgpu多人协同调试提供命令入口,客户端通过网...
  • 本发明涉及处理器技术领域,特别涉及一种处理器中实现原子操作的系统及方法。其系统包括核:执行原子请求处理过程,通过原子执行模块进行包括接收原子操作和发射原子传输的操作;设备内存:执行处理器的存储并提供地址区间;最后一级缓存:根据设备内存的...
  • 本发明提供了一种基于SMT和SIMT相结合的并发性能提升方法及系统,将所有线程分成多个线程组,每个线程组内包括多个线程;每个线程组内的所有线程使用同一个PC寄存器,每个PC寄存器对应使用多个ALU单元。本发明的有益效果是:本发明通过使用...
  • 本发明公开了一种视频硬件解码错误恢复的方法
  • 本发明公开了一种基于