京微雅格北京科技有限公司专利技术

京微雅格北京科技有限公司共有134项专利

  • 本发明涉及一种基于FPGA的四选一选择器的工艺映射方法,用于在LP中实现一个四选一选择器;LP包括两个LUT4、一个LUT4C和两个寄存器;所述方法包括:在第一个LUT4的输入端分别接入第一输入信号、第二输入信号,通过第一选通信号选通第...
  • 本发明涉及一种FPGA存储器的工艺映射方法,所述方法包括:根据存储器逻辑网表的原始信息进行分类封装,生成端口组集合;根据所述端口组集合包括的端口组的数量和端口组参数,构造存储器宏;根据目标工艺库中的资源规模对所述存储器宏的数据空间和地址...
  • 一种基于FPGA芯片多控制信号的布局方法
    本发明涉及一种基于FPGA芯片多控制信号的布局方法,方法包括:通过网表将用户设计的多个控制信号分成M组;根据M组控制信号的分组信息,对寄存器进行分组;根据扇出量对M组控制信号进行排序,插入全局时钟缓存器和区域时钟缓存器;根据区域时钟缓存...
  • 本实用新型实施例公开了一种数字式血氧仪,应用于医疗器械技术领域,解决现有技术中血氧仪电路复杂,容易引入噪声的技术问题。该血氧仪包括:发光模块、采集透射过手指的光信号的光频转换器,控制发光模块和捕捉光频转换器脉冲的FPGA芯片,FPGA芯...
  • 本实用新型提供一种基于系统级芯片的液晶显示器安全触摸键盘,所述安全触摸键盘包括触摸屏、显示器、电路板、多个软按键;所述显示器位于所述电路板的表面;所述触摸屏位于所述显示器的表面;所述多个软按键设置于所述显示器上,每个软按键分别显示对应的...
  • 本发明涉及一种具有可配置应用平台CAP的集成电路,所述集成电路包括:片上系统,经配置用于运行操作系统,其中所述片上系统包括核心配置器和片上系统硬件资源;可编程电路系统,与所述片上系统相耦接,经配置用于实施不同物理电路,其中所述可编程电路...
  • 本发明涉及一种多路复选器,多路复选器包括M个带控制位的反相器、N个M选1多路器;所述N个M选1多路器的第i个输入端并联,再与第i个所述带控制位的反相器的输出端相连接,且其中N、M为整数,M为2的幂数,i=1,2,…,M;当所述控制位为第...
  • 基于FPGA的电容触摸按键电路
    本发明涉及一种基于FPGA的电容触摸按键电路,所述电路包括FPGA、电源单元和电容触摸单元,所述FPGA包括三态门、计数器和主控单元;所述主控单元将所述三态门的选通信号设置为高阻态且启动所述计数器,所述计数器对所述三态门进行检测,当所述...
  • 本发明涉及一种基于总线的FPGA芯片配置方法和配置电路,该方法包括:总线采用仲裁方式从多个主设备中选择第一主设备;所述总线对所述第一主设备的第一配置信息进行解码,得到第二配置信息;所述总线将所述第二配置信息发送给多个从设备。该配置电路包...
  • 本发明涉及一种基于FPGA的并行配置电路及方法,所述电路包括配置控制模块、多个缓存模块和配置链组,所述配置链组包括多个配置链;所述配置控制模块与所述多个缓存模块中的每个缓存模块并行连接,所述每个缓存模块与所述配置链组中的每个配置链串行连...
  • 本发明涉及一种LVDS数据恢复方法,所述方法包括:同时采用三个不同相位的时钟对接收到的信号时钟进行采样,所述三个不同相位的时钟为第一时钟、第二时钟和第三时钟,所述第一时钟和所述第二时钟之间的相位差与所述第一时钟和所述第三时钟之间的相位差...
  • FPGA芯片时钟线网的布局方法
    本发明涉及一种FPGA芯片时钟线网的布局方法,所述方法包括:在FPGA芯片的线网中确定低时钟偏移low-skew线网和普通时钟线网;其中,所述FPGA芯片的线网包括数据线网和时钟线网,所述时钟线网中包括low-skew线网和普通时钟线网...
  • 零电流的上电复位电路
    本发明实施例公开了一种上电复位电路。该上电复位电路包括RC电路、施密特触发器、反相器和第一PMOS管;当电源电压通电时,电源电压通过RC电路对电容充电;当电容的电压达到第一阈值时,施密特触发器翻转,输出第一电平,由此对电路所在系统复位;...
  • 实现芯片内部模拟模块无干扰供电的布图方法及其装置
    本发明提供了实现芯片内部模拟模块无干扰供电的布图方法及其装置。该装置包括N个芯片和具有N层金属环的一电源环,第一层和第N层分别为单一金属环,第二层至N-1层分别包括第一、第二和第三金属子环;电源环的第N层接地,第一层、第N层和第二层至N...
  • 本发明涉及一种基于FPGA的通用双向计数器的优化实现方法,所述方法包括:通过第一查找表逻辑输出第一加数;将所述计数器的四个逻辑输入信号全部输入第二查找表,逻辑运算后输出和数;通过绕线结构持续选通第一加数为进位选通器的第一输入信号;其中所...
  • FPGA芯片的局部布局的优化方法
    本发明涉及一种FPGA芯片的局部布局的优化方法,所述方法包括:根据所述第一布局下的FPGA芯片的线网长度代价函数、逻辑单元密度代价函数和时间余量代价函数进行加权计算,得到第一布局下的综合代价;将所述第一布局下的综合代价设定为基准综合代价...
  • FPGA芯片的接口结构及配置方法
    本发明涉及一种FPGA芯片的接口结构及配置方法,所述结构包括:输入输出单元、连接线和第一可配置逻辑单元;输入输出单元用于接收外部发送的芯片配置信息;第一可配置逻辑单元,通过所述连接线与所述输入输出单元相连接;并且,根据所述输入输出单元接...
  • 基于应用存储器的FPGA芯片配置结构和配置方法
    本发明涉及一种基于应用存储器的FPGA芯片配置结构和配置方法,所述结构包括:主控制器,接收外部串行发送的多组比特流文件,并对比特流文件依次进行解析生成串行的多组比特流配置信息;多路复用器,接收应用存储器选择信号和写信号,当写信号有效时,...
  • 基于多配置链组的FPGA芯片配置结构和配置方法
    本发明涉及一种基于多配置链组的FPGA芯片配置结构和配置方法,所述结构包括:主控制器,接收并解析外部串行发送的多组比特流文件,生成串行的多组比特流配置信息;其中每一组比特流配置信息用以实现一种应用;多路复用器,接收配置链组选择信号,根据...
  • 三模高速的电平向上转换电路
    本发明实施例公开一种电平向上转换电路,电平向上转换电路还包括串联的两个场效应管和控制电路,该两个场效应管的源极和第六场效应管的源极分别连接至转换电路的第一场效应管的漏极和第二场效应管的漏极,控制电路在第一电压信号与第三电压信号同时为零的...